锁相环频率合成器的设计相关资料仿真结果论文参考.docx

上传人:b****5 文档编号:6808434 上传时间:2023-01-10 格式:DOCX 页数:17 大小:263.11KB
下载 相关 举报
锁相环频率合成器的设计相关资料仿真结果论文参考.docx_第1页
第1页 / 共17页
锁相环频率合成器的设计相关资料仿真结果论文参考.docx_第2页
第2页 / 共17页
锁相环频率合成器的设计相关资料仿真结果论文参考.docx_第3页
第3页 / 共17页
锁相环频率合成器的设计相关资料仿真结果论文参考.docx_第4页
第4页 / 共17页
锁相环频率合成器的设计相关资料仿真结果论文参考.docx_第5页
第5页 / 共17页
点击查看更多>>
下载资源
资源描述

锁相环频率合成器的设计相关资料仿真结果论文参考.docx

《锁相环频率合成器的设计相关资料仿真结果论文参考.docx》由会员分享,可在线阅读,更多相关《锁相环频率合成器的设计相关资料仿真结果论文参考.docx(17页珍藏版)》请在冰豆网上搜索。

锁相环频率合成器的设计相关资料仿真结果论文参考.docx

锁相环频率合成器的设计相关资料仿真结果论文参考

锁相环频率合成器的设计

摘要:

在通信领域中,锁相环频率合成器起着越来越重要的角色。

此论文是一篇介绍基于PROTEL的锁相环频率合成器设计的有关文章。

频率合成器是一个系统,最初产生的一系列频率为参考频率的整数倍,参考频率通常是固定的。

这样的合成器称为整数N频率合成器。

频率合成器技术也不断前进,出现也很多新型的频率合成电路,并在通信电路中得到广泛应用。

锁相环由鉴相器、环路滤波器和压控振荡器组成。

频率合成一个或少量的高准确度高稳定的标准频率作为参考频率,由此导出多个或大量的输出频率.这些输出频率的准确度和稳定度与参考频率是一致的,频率合成器就是用来产生这些频率的部件.

关键词:

PROTEL、锁相环、频率合成器、鉴相器

 

Thedesignofphase-lockedloopfrequencysynthesizer

Abstract:

Inthefieldofcommunications,phase-lockedloopfrequencysynthesizerisplayinganincreasinglyimportantrole.ThispaperisanintroductionofthedesignofPROTELPLL-basedfrequencySynthesisisasystem,initiallythefrequencyofaseriesofreferencefortheentirefrequencyseveraltimes,thereferencefrequencyisusuallyfixed.ThissynthesizercalledintegerNSynthesis.Synthesistechnologyisconstantlyadvancing,therearealotofnewfrequencysynthesizercircuit,andinthecommunicationscircuitsarewidelyused.synthesizer.Phase-lockedloopiscomponentedbythephasedetector,loopfilterandVCO.Synthesisisthatoneorasmallnumberofhigh-accuracyhigh-stabilityfrequencysstandardasareferencefrequency,whichderivedmorethanalargenumberofoutputfrequencys.Theaccuracyandstabilityoftheseoutputfrequencysisconsistentedwiththereferencefrequency,thefrequencysynthesizerisusedtogeneratethesefrequency.

Keywords:

PROTEL、Phase-lockedloop、Frequencysynthesizer、Phasedetector

第一章锁相环路设计基础

这一部分首先阐明了锁相环的基本原理及构成,导出了环路的相位模型和基本方程,概述了环路的工作过程,

1.锁相环基本原理

锁相环(PLL)是一个相位跟踪系统。

图1-1显示了最基本的锁相环方框图。

它包括三个基本部件,鉴相器(PD)环路滤波器(LF)和压控振荡器(vco)

 

图1-1锁相环的基本构成

设参考信号

(1)

式中ur为参考信号的幅度

ωr为参考信号的载波角频率

θr(t)为参考信号以其载波相位ωrt为参考时的瞬时相位

若参考信号是未调载波时,则θr(t)=θ1=常数。

设输出信号为

(2)

式中Uo为输出信号的振幅

ωo为压控振荡器的自由振荡角频率

θo(t)为参考信号以其载波相位ωot为参考时的瞬时相位,在VCO未受控制前他是常数,受控之后他是时间函数。

则两信号之间的瞬时相位差为

(3)

由频率和相位之间的关系可得两信号之间的瞬时频差为

(4)

鉴相器是相位比较器,他把输出信号uo(t)和参考信号ur(t)的相位进行比较,产生对应于两信号相位差θe(t)的误差电压ud(t)。

环路滤波器的作用是滤除误差电压ud(t)中的高频成分和噪声,以保证环路所要求的性能,提高系统的稳定性。

压控振荡器受控制电压uc(t)的控制,uc(t)使压控振荡器的频率向参考信号的频率靠近,于是两者频率之差越来越小,直至频差消除而被锁定。

因此,锁相环的工作原理可简述如下:

首先鉴相器把输出信号uo(t)和参考信号ur(t)的相位进行比较,产生一个反应两信号的相位差θe(t)大小的误差电压ud(t),ud(t)经过环路滤波器的过滤得到控制电压uc(t)。

uc(t)调整VCO的频率向参考信号的频率靠拢,直至最后两者频率相等而相位同步实现锁定锁定后两信号之间的相位差表现为一固定的稳态值。

(5)

此时,输出信号的频率已偏离了原来的自由频率ωo[控制电压uc(t)=0时的频率],其偏移量由式(4)和式(5)得到为

 

这时输出信号的工作频率已变为

(6)

由此可见,通过过锁相环路的相位跟踪作用,最终可以实现输出信号与参考信号同步,两者之间不存在频差而只存在很小稳态相差。

二基本环路方程

为了建立锁相环路的数学模型,首先建立鉴相器、环路滤波器、压控振荡器的数学模型。

1.鉴相器

鉴相器(PD)又称相位比较器,它是用来比较两个输出信号之间的相位差θe(t)。

鉴相器输出的误差信号ud(t)是相差θe(t)的函数。

鉴相器按其鉴相特性分为正弦型,三角形和锯齿波形。

作为原理分析,通常使用正弦型,较为典型的正弦鉴相器可用模拟乘法器与低通滤波器的串接构成。

下图是正弦鉴相器的数学模型和鉴相特性。

 

图1-2正弦鉴相器的数学模型图1-3正弦鉴相器的鉴相特性

2.环路滤波器

环路滤波器(LF)是一个线性低通滤波器,用来滤除误差电压ud(t)中的高频分量和噪声,更重要的是它对环路参数调整起到决定性作用。

环路滤波器由线性原件电阻、电容、和运算放大器组成。

它是一个线性系统。

常用的环路滤波器有RC积分滤波器、无源比例积分滤波器和有源积分滤波器三种。

下面以介绍有源比例积分滤波器为主

有源比例积分滤波器

有源比例积分滤波器由运算放大器组成。

当运放器开环电压增益A为有限值时,他的传递函数为

(7)

式中τ′1=(R1+AR1+R2)C;τ2=R2C。

由图1-4可见,它也具有低通特性与比例作用。

相频特性也有超前校正的作用。

 

图1-4有源比例积分滤波器及其特性

3.压控振荡器

压控振荡器(VCO)是一个电压-频率变换器,再换路政作为被控振荡器,它的振荡频率应随输入控制电压uc(t)的线性的变化,即

(8)

式中ωv(t)是VCO的瞬时角频率,K0是线性特性斜率,表示单位控制电压,可使VCO角频率变化的数值。

因此又称为VCO的控制灵敏度与增益系数,单位为[rad/s*v].在锁相环路中,VCO的输出对鉴相器起作用的不是瞬时角频率,而是瞬时相位,即

(9)

将此式与uo(t)=Uocos[ω0t+θ2(t)],比较,可以知ω0t为参考时的输出瞬时相位为

(10)

由此可见,VCO在锁相环中起了一次积分作用,因此也称他为环路中的固有积分环节。

上式就是压控振荡器相位控制的模型,若对上式进行拉氏变换,可得到在复频域的表示式为

(11)

VCO的传递函数为下图为VCO的复频域的数学模型。

 

3.环路相位模型和基本方程

上面分别得到了鉴相器,环路滤波器和压控振荡器的模型,将三个模型连接起来,就可以得到锁相环路的模型。

如下图1-5所示

 

图1-5锁相环路相位模型

复时域分析时可用一个传输算子F(p)来表示。

其中(p=d/dt)是微分算子。

由上图可以得出锁相环路的基本方程。

(12)

(13)

将(9)代入(8)得

(14)

设环路输入一个频率ωr和相位θr均为常数的信号,即

式中,ω0是控制电压uc(t)=0时VCO的固有振荡频率,θr是参考输入信号的相位。

(15)

将式(11)代入式(10)可得固有频率输入时的环路基本方程

(16)

在闭环之后的任何时刻存在着如下关系:

瞬时频差=固有频差-控制频差,记为

 

三锁相环工作过程的定性分析

式(12)是锁相环路的基本方程,求解此方程,就可以获得锁相环路的各种性能指标,如锁定、跟踪、捕获、失锁等。

但要严格的求解基本方程式往往是比较困难的。

式中已认为压控振荡器的控制为线性,但因鉴相特性的非线性,基本方程是非线性方程。

又因为压控振荡器的固有积分作用,基本方程至少是一阶非线性微分方程。

若在考虑环路滤波器的积分作用,几班方程可能是高阶的。

1.锁定状态

当在环路作用下,调整控制频差等于固有频差时,瞬间相差θe(t)趋向于一个固定值,并一直保持下去,即满足

(17)

此时认为锁相环路进入锁定状态。

2.跟踪过程

跟踪是在锁定的前提下,输入参考频率和相位在一定的范围内,以一定的速率发生变化时,输出信号的信号与相位以同样的规律跟随变化,这一过程称为环路的跟踪过程。

3.失锁状态

失锁状态是瞬时频差ωr-ωv总不为零的状态。

这时环路具有频率牵引效应。

4.捕获过程

若环路原本是失锁的,但环路能够通过自身的调节由失锁进入锁定的过程称为捕捉过程。

四锁相环路的线性分析

锁相环路的线性分析的前提是环路同步,线性分析实际上是鉴相器的线性化。

虽然压控振荡器也可能是非线性的,但只要恰当的设计与使用就可以做到控制特性线性化。

鉴相器在具有三角波和锯齿波鉴相特性是具有较大的线性范围.而对于正弦型鉴相特性,当|θe|≤π/6时,可把原点附近的特性曲线视为斜率为Kd的直线,如图8―21所示。

因此,式(8―21)可写成

(18)

用Kdθe(t)取代基本方程式(8―35)中的

(19)

Udsinθe(t)可得到环路的线性基本方程

或(20)

式中,K=K0Kd称为环路增益。

K的量纲为频率。

式相应的锁相环线性相位模型如图下所示。

 

1-6正弦鉴相器线性化特性曲线图1-7线性化鉴相器的模型

 

图2-7锁相环的线性相位模型(时域)

 

第二章锁相环频率合成器

一频率合成器及其技术指标

频率合成一个或少量的高准确度高稳定的标准频率作为参考频率,由此导出多个或大量的输出频率.这些输出频率的准确度和稳定度与参考频率是一致的,频率合成器就是用来产生这些频率的部件.

1.频率范围

频率范围是指频率合成器输出的最低频率fomin和最高频率fomax之间的变化范围,也可用覆盖系数k=fomax/fomin表示(k又称之为波段系数)。

如果覆盖系数k>2~3时,整个频段可以划分为几个分波段。

在频率合成器中,分波段的覆盖系数一般取决于压控振荡器的特性。

2.频率间隔(频率分辨率)

频率合成器的输出是不连续的。

两个相邻频率之间的最小间隔,就是频率间隔。

频率间隔又称为频率分辨率。

不同用途的频率合成器,对频率间隔的要求是不相同的。

3.频率转换时间

频率转换时间是指频率合成器从某一个频率转换到另一个频率,并达到稳定所需要的时间。

它与采用的频率合成方法有密切的关系。

4.准确度与频率稳定度

频率准确度是指频率合成器工作频率偏离规定频率的数值,即频率误差。

而频率稳定度是指在规定的时间间隔内,频率合成器频率偏离规定频率相对变化的大小。

二频率合成器的类型

频率合成器可分为直接式频率合成器,间接式(或锁相)频率合成器和直接式数字频率合成器。

下面介绍锁相环频率合成器为主。

1.直接式频率合成器(DS)

直接式频率合成器是最先出现的一种合成器类型的频率信号源。

这种频率合成器原理简单,易于实现。

其合成方法大致可分为两种基本类型:

一种是所谓非相关合成方法;另一种称为相关合成方法。

2.间接式频率合成器(IS)

间接式频率合成器又称为锁相频率合成器。

锁相频率合成器是目前应用最广的频率合成器,也是本节主要介绍的内容。

直接式频率合成器中所固有的那些缺点,如体积大、成本高、输出端出现寄生频率等,在锁相频率合成器中就大大减少了。

基本的锁相频率合成器如图下所示。

当锁相环锁定后,相位检波器两输入端的频率是相同的,即

 

图2-1基本锁相环频率合成器基本组成

VCO输出频率fo经N分频得到

所以输出频率是参考频率fr的整数倍,即

转换时间取决于锁相环的非线性性能,精确的表达式目前还难以导出,工程上常用的经验公式为

转换时间大约等于25个参考频率的周期。

分辨率与转换时间成反比。

例如fr=10Hz,则fs=2.5s,这显然难以满足系统的要求。

固定分频器的工作频率明显高于可变分频比,超高速器件的上限频率可达千兆赫兹以上。

若在可变分频器之前串接一固定分频器的前置分频器,则可大大提高VCO的工作频率,如图8―33所示。

前置分频器的分频比为M,则可得

混频后用低通滤波器取出差频分量,分频器输出频率为

因此

3.直接数字式频率合成器(DDS)

直接数字式频率合成器是近年来发展非常迅速的一种器件,它采用全数字技术,具有分辨率高、频率转换时间短、相位噪声低等特点,并具有很强的调制功能和其它功能。

三集成锁相环频率合成器

集成锁相频率合成器是一种专用锁相电路。

它是发展很快、采用新工艺多的专用集成电路。

它将参考分频器、参考振荡器、数字鉴相器、各种逻辑控制电路等部件集成在一个或几个单元中,以构成集成频率合成器的电路系统

第三章pll频率合成器的设计

3.1909~915MHz数字锁相环频率合成器的设计电路

图3-1909~915MHz频率合成器

上图为移动通信909~915MHz频率合成器的设计电路,其中压控振荡器输出的频率通过双模预分频器MC12054A预分频,再输出到可编程并行输入锁相环MC145152中,单片机AT89C51通过I/O口对MC145152进行编程,以改变其计数器的计数初值,从而改变分频比,鉴相器双输出端输出的误差信号φV和φR输入到双端输入的有源低通滤波器,输出信号直接对压控振荡器进行控制,构成了一个完整的数控锁相环。

单片机接收人工调整、设置的数值,并对MC145152的计数器计数初值进行不同的预置,以锁定不同的频率,达到改变不同频点信号的目的。

(1)器件的选取

锁相环频率合成器选用芯片MC145152。

晶振选用12.8MHz的温补晶体,他的频率稳定度较高,可达10-8。

低通滤波器选用运放芯片MC33171;双模分频器选用MC12011与MC10154串联组成÷64/65双模前置分频器,环路总分频比N总=N×64+A=36360~36600,N=568~571,A=0~63,低功率压控振荡器选用MC12148。

(2)电路的设计

(1)MC145152芯片参数的设计

909~915MHz频率合成器电路图如图2所示。

fVCO=909~915MHz,P=64,晶体振荡器的频率为12.8MHz,参考分频器R取512,RA2~RA0为100,则:

因此,N的取值范围为568~571,A的取值范围为0~63,对应分频比36360,N计数器二进制为1000111011,A计数器二进制为111000,对应分频比36600,N计数器二进制为1000111011,A计数器二进制为111000,其余类推。

R计数器、N计数器、A计数器可预置,各管脚接地为逻辑0,悬空为逻辑1。

2.3外围电路参数设计

假设压控振荡器控制电压△Vd=10V,鉴相灵敏度Kd=9/2πV/rad,ζ值的大小直接影响环路的瞬态特性,ζ值大,环路的低通特性性能变差,对输入频率成分滤出能力降低;ζ值太小,瞬态特性有较大的过冲,捕捉时间加长,故需折衷考虑ζ的取值,通常比较合适的数值为ζ=0.5~1.5,通常选择最佳值1。

ωn为环路自然谐振角频率,ωn值的选择将直接影响环路滤波特性和捕捉时间,为了保证环路对噪声有较好的抑制,ωn应该远小于鉴相频率ωd,通常可按下式选择ωn=ωd/(30~1000),当噪声来源于参考频率和分频器时,ωn可以选择得小些;当噪声来源于压控振荡器时,ωn可选择得大些,这里参数选10,因此叫ωn为2500rad/s。

有源比例积分滤波器由运放芯片MC33171构成,根据前面确定的参数K0,Kd和ωn可以确定R1和R2。

取电容标称值C为0.015μF,则R1为1574Ω,取电阻标称值1.6kΩ,R2为53333Ω,取标称值5.4kΩ。

当ζ选定和快捕时间ωn选定以后,自然角频率ts由下式决定:

,转换时间快,满足技术指标要求。

3.2在PLL频率合成器中,设计时要考虑的因素

(1)频率分辨率及频率步长;

(2)建立时间;

(3)调谐范围(带宽);

(4)相位噪声和杂散(谱纯度);

(5)成本、复杂度和功能。

3.3芯片的选择及特点

MC145152-2MC33171MC12148MC10178MC12011

MC145152-2:

一种以摩托罗拉公司生产的MC145152芯片的为基础的频率合成器。

这种锁相环频率合成器的稳定度和准确度与基准频率一致,从总体结构上看由单片机、锁相环及可编程分频器三部分组成。

其中可编程分频器是单片微机与锁相环之间的接口,同时也是组成数字锁相频率合成器的关键部件,在移动通信陆地电台等领域有着广泛的应用。

MC145152是MOTOROLA公司生产的大规模集成电路,是16比特并行输入并行输入数据编程的双模锁相环频率合成器,该芯片内含参考频率振荡器、可供用户选择的参考分频器(分频比为8,64,128,256,512,1024,1160,2048),双端输出的数字鉴相器、控制逻辑、10比特可编程的÷N计数器(分频比为3~1023)、6比特可编程÷A计数器(计数范围为0~63)和锁定检测等部分。

其中,10比特÷N计数器、6比特÷A计数器、模拟控制逻辑和外接双模前置分频器组成吞脉冲程序分频器,吞脉冲程序分频器的总分频比为:

N总=NP+A。

(1)他与双模(P/(P+1))分频器同时使用,有一路双模分频控制输出MC。

当MC为低电平时,双模分频器用(P+1)去除;当MC为高电平时,双模分频器用模数P去除。

(2)他有A计数器和N计数器两个计数器。

他们与双模(P/(P+1))分频器提供了总分频值(NP+A)。

其中,A、N计数器可预置。

N的取值范围为3~1023,A的取值范围为0~63。

A计数器计数期间,MC为低电平;N计数器计数(N-A)期间,MC为高电平。

(3)他有一个参考振荡器,可外接晶体振荡器。

(4)他有一个R计数器,用来给参考振荡器分频,R计数器可预置,R的取值范围:

8,64,128,256,512,1024,1160,2048。

(5)他有两路鉴相信号输出,其中,φR,φV用来输出鉴相误差信号,LD用来输出相位锁定信号。

MC145152的工作原理;参考振荡器信号经R分频器分频后形成fR信号。

压控振荡器信号经双模(P/(P+1))分频器分频,再经A,N计数器分频器后形成fv信号,fv=fvco/(NP+A)。

fR信号和fV信号在鉴相器中鉴相,输出的误差信号(φR,φV)经低通滤波器形成直流信号,直流信号再去控制压控振荡器的频率。

当整个环路锁定后,fO=fR且同相,fVCO=(NP+A)fR,便可产生和基准频率同样稳定度和准确度的任意频率。

MC12148:

低功率压控振荡器。

MC12148要求包括一个电感L和电容C的外部振荡电路。

在该电路中使用一个变容二极管,可为VCO提供可变输入电压。

MC12148具有下述特点:

(1)700MHZ中心频率,可从200MHZ调到1100MHZ

(2)在电源电压为5V时,具有低功率,电流为20mA

(3)8条引出端SOIC封装

(4)在25KHZ时,相位噪声通常为-90dBc/HZ

有关单片机的设计:

AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—FalshProgrammableandErasableReadOnlyMemory)的低电压,高性能CMOS8位微处理器,俗称单片机。

AT89C2051是一种带2K字节闪烁可编程可擦除只读存储器的单片机。

单片机的可擦除只读存储器可以反复擦除100次。

该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。

由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。

AT89C单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。

1.主要特性:

·与MCS-51兼容

·4K字节可编程闪烁存储器

寿命:

1000写/擦循环

数据保留时间:

10年

·全静态工作:

0Hz-24Hz

·三级程序存储器锁定

·128*8位内部RAM

·32可编程I/O线

·两个16位定时器/计数器

·5个中断源

·可编程串行通道

·低功耗的闲置和掉电模式

·片内振荡器和时钟电路

用protel的具体仿真

3.5.1仿真电路图

3.5.2仿真运行结果

4.结语

本文用锁相环频率合成器专用芯片MC145152及其外围电路设计了909~915MHz步进25kHz的频率合成器,该频率合成器具有较低的相位噪声、很高的频率稳定度,大大促进了数字锁相频率合成器集成化程度的提高和体积的缩小,满足了通信设备的高集成度和超小型化的要求,特别适合某些特殊场合的应用。

参考资料:

[1]曾兴文,高频电子线路.北京:

高等教育出版社2006

[2]康华光,电子技术基础.北京:

高等教育出版社2005

[3]张厥胜,Motorola集成电路应用丛书.锁相环频率合成器电子工业出版社2006

[4]杨元挺,电子技术技能训练[M].北京:

高等教育出版社2002.

[5]胡烨,protel/99/se电路设计与仿真教程.北京:

机械工业出版社2008

 

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 法律文书 > 调解书

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1