数字电路复习题.docx

上传人:b****6 文档编号:4070220 上传时间:2022-11-27 格式:DOCX 页数:13 大小:196.41KB
下载 相关 举报
数字电路复习题.docx_第1页
第1页 / 共13页
数字电路复习题.docx_第2页
第2页 / 共13页
数字电路复习题.docx_第3页
第3页 / 共13页
数字电路复习题.docx_第4页
第4页 / 共13页
数字电路复习题.docx_第5页
第5页 / 共13页
点击查看更多>>
下载资源
资源描述

数字电路复习题.docx

《数字电路复习题.docx》由会员分享,可在线阅读,更多相关《数字电路复习题.docx(13页珍藏版)》请在冰豆网上搜索。

数字电路复习题.docx

数字电路复习题

数字电路复习题

单项选择题

1.下列表示与十六进制(AA)H等值的数是(C)。

A(160)10B(276)8

C(10101010)2D(251)8

2.如图1所示TTL门电路,F(A,B)的逻辑为(A)。

A.F=A⊕B

B.F=A

C.F=AB

D.F=

+

图1

3.逻辑电路如右图,函数式为(A)。

A、F=

+

;B、F=

+C;

C、F=

;D、F=A+

图2

4.n个变量可以构成(C)个最小项。

A.nB.2nC.2nD.2n-1

5.已知逻辑函数

与其相等的函数为(D)。

A.

B.

C.

D.

6.采用OC门主要解决了(B)

A.TTL与非门不能相与的问题

B.TTL与非门不能线与的问题

C.TTL与非门不能相或的问题

D.TTL与非门不能相加的问题

7.八路数据选择器,其地址输入(选择控制)端有(C)个。

A.1B.2C.3D.8

8.只能按地址读出信息,而不能写入信息的存储器为(B)。

A.RAMB.ROMC.PROMD.EPROM

9.单稳态触发器的输出状态有(A)。

A、一个稳态、一个暂态B、两个稳态

C、只有一个稳态D、没有稳态

10.T触发器,在T=1时,加上时钟脉冲,则触发器(B)。

A.保持原态B.翻转C.置1D.置0

 

填空题

1.将八进制(123)8数转换为等值的十六进制数是___(53)H____________。

2.写出二进制数(-1001)2的原码和补码_______11001____、_10111___________。

3.集电极开路门的输出端____可以_____直接相连,以实现线与逻辑关系。

4.存储容量为4K×8位的RAM存储器,其地址线为___12________条、数据线为_________8___条。

5.两输入同或门输入为01时,则输出为___0__________。

6.组合逻辑电路的输出只与当时的____当前_________状态有关,而与电路_________之前_____的输入状态无关。

它的基本单元电路是___逻辑门____________。

7.常用逻辑门电路的真值表如表1所示,则F1、F2、F3分别属于何种常用逻辑门。

表1

A

B

F1

F2

F3

0

0

1

1

0

0

1

0

1

1

1

0

0

1

1

1

1

1

0

1

F1_____同或门____________;F2____与非门____________;

F3______或门____________。

8.A/D转换是将模拟信号转换为数字信号,转换过程有__采样______________,___保持____________,___量化__________,_____编码__________。

9.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的__空翻___________,触发方式为_____边沿_________式或_____主从__________式的触发器不会出现这种现象。

三、解答题

1.

(1)化简函数

(2)用卡诺图化简逻辑函数

F(A,B,C,D)=AB+BC’+BD’

F(A,B,C,D)=AB’+C’+D

2.分析如图3所示电路,写出其真值表和最简表达式。

 

C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)

5.如图2所示,该卡诺图所表示的逻辑关系式是(C)。

A.

B.

C.

D.

图2

6.下列电路中,不属于时序逻辑电路的是(B)。

A.计数器B.全加器C.寄存器D.锁存器

7.若将一个TTL异或门(设输入端为A、B)当作反相器使用,则A、B端应怎样连接(B)。

A.A或B中有一个接低电平B.A或B中有一个接高电平

C.A和B并联使用D.不能实现

8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。

A.NB.2NC.N2D.2N

9.RS触发器要求状态由0→1其输入信号为(A)。

A、RS=01B、RS=×1C、RS=×0D、RS=10

10.可以用来代表A/D转换器分辨率的是(C)。

A.转换时间B.转换精度

C.转换器的位数D.逐次逼近型或者双积分型转换器

填空题

1.函数式Y=

结果为1的条件是__A=0,B=0。

2.有一数码10010010,作为自然二进制数时,它相当于十进制数__146_________,作为8421BCD码时,它相当于十进制数_92____________。

3.将模拟信号转换为数字信号应采用_______模数(A/D)____________转换器。

4.电路如图3所示,分析电路的输入与输出的逻辑关系,得输出端F的逻辑表达式F=___________AB’_________。

 

图3

5.为了实现高的频率稳定度,常采用_____石英晶体________振荡器;单稳态触发器受到外触发时进入_________暂稳_____态。

6.触发器按功能分可分为__RS触发器_____________、____T触发器__________、_____T’触发器___________、__JK触发器______________和_______D触发器__________。

7.时序逻辑电路在结构上包含____组合逻辑电路__________和__存储电路__________两部分。

8.数字信号的特点是在_时间_________上和___幅度_________上都是断续变化的,其高电平和低电平常用_____1______和__0___________来表示。

9.触发器有_2_______个稳态,存储8位二进制信息要____8____个触发器。

解答题

1.化简逻辑函数

(1)

(2)

(1)F=BC’+B’C+AB’

(2)L=A+B’C

2、试设计一个4输入、4输出逻辑电路。

当控制信号C=0时,输出状态与输入状态相反;C=1时,输出状态与输入状态相同。

可以采用各种逻辑功能的门电路来实现。

设A1,A2,A3,A4为输入;B1,B2,B3,B4为输出

发现B1只与C和A1有关(同理B2,B3,B4)

A1(A2,A3,A4)

C

B1(B2,B3,B4)

0

0

1

0

1

0

1

0

0

1

1

1

得出B1=A1⊙C

B2=A2⊙C

B3=A3⊙C

B4=A4⊙C

3.已知某电路输入信号A、B、C、及输出信号Y的波形图如图4所示,

(1)写出Y(A,B,C)的逻辑函数表达式;

(2)用3线-8线译码器74138和少量门电路实现逻辑函数Y。

 

图4

A

B

C

Y

0

0

0

1

0

0

1

1

0

1

0

1

0

1

1

0

1

0

0

1

1

0

1

1

1

1

0

1

1

1

1

0

Y=C’+B’=(BC)’=m0+m1+m2+m4+m5+m6

而74138系列的为输入地址码为0其余为1输出所以加个与非门,A2A1A0=ABC,得到解答如图

单项选择题

1.将(3D.CE)16十六进制数转换为等值的二进制数是(B)。

A.01111101.11001110B.00111101.11001110

C.00111101.10001010D.00101101.11011110

2.带符号位二进制数(111011)2的反码和补码分别是(D)。

A.111011、100101B.100100、100100

C.100100、111011D.100100、100101

3.一只四输入端或非门,使其输出为1的输入变量取值组合有(D)种。

A.7B.8C.15D.1

4.函数F(A,B,C)=AB+BC的最小项表达式为(A)。

A.F(A,B,C)=∑m(3,6,7)B.(A,B,C)=∑m(3,5,6,7)

C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)

5.如将TTL与非门作非门使用,则多余输入端应做(A)处理。

A.全部接高电平B.部分接高电平,部分接低电平

C.全部接低电平D.部分接低电平,部分悬空

6.如图1所示,根据逻辑图,下列正确的逻辑式是(B)。

A.Y=B(A+C)+AB

B.Y=A(B+C)+BC

C.Y=A(B+C)+AC

D.Y=C(B+A)+BC

图1

7.触发器三种触发方式中,(D)的触发器抗干扰能力最强。

A.电平触发B.脉冲触发C.主从触发D.边沿触发

8.已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是(C)。

A.11111101B.10111111C.11110111D.11111111

9.门电路的抗干扰能力取决于(A)。

A.噪声容限B.阈值电压

C.扇出系数D.空载功耗

10.设图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,Q端输出电压波形恒为0的是:

(BC)图。

(我觉得两图都是)

 

AB

 

CD

1.把二进制数1010101.101换算成十进制数为____85.625______________。

2.函数Y=AB+A

的最小项表达式为___m4+m6+m7________________________。

3触发器三种触法方式分别为:

__主从式触发__________,_边沿式触发___________,_电平触发___________。

4.时序电路可分为____同步时许逻辑电路___________和___异步时序逻辑电路__________两大类。

5.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出

应为__10111111__________________。

6.A/D转换是将模拟信号转换为数字信号,转换过程有______采样_________,__保持____________,__量化____________,___编码______________。

7.RS触发器、JK触发器、D触发器和T触发器的特性方程依次是:

Qn+1=JQn’+K’n,Qn+1=D和Qn+1=TQn’+T’Qn

8.CMOS门电路如图2所示,分析电路的输入与输出的逻辑关系,得输出端F的逻辑表达式F=_______________________________________。

 

图2图3

9.测得某逻辑门输入A、B和输出F的波形如图3所示,则F(A,B)的表达式为_______F=AB+A’B’=A同或B___。

10.描述时序电路的逻辑功能,除逻辑逻辑方程式之外,还有另外3种方法,它们是:

状态图、____功能表____________和______卡诺图__________。

1.

(1)用代数法化简

(2)用卡诺图化简

(1)F=B’+ABC+A’+C’+A’+B’

=B’+A’+C’+ABC

=ABC’+ABC

=1

(2)L=AB’+AD’+AC’

 

2.写出如图4所示组合逻辑电路的最简表达式,列出真值表。

 

图4

Y=(A(ABC)’)’+(B(ABC)’)’+(C(ABC)’)’=ABC+A’B’C’

A

B

C

Y

0

0

0

1

0

0

1

0

0

1

0

0

0

1

1

0

1

0

0

0

1

0

1

0

1

1

0

0

1

1

1

1

解答题

分析图6所示电路,试求:

(1)电路的状态方程;

(2)电路的状态转换真值表;

(3)电路的状态转换图;

(4)计数器的模是多少?

 

图6

状态方程

J3=Q2’K3=Q1Q3n+1=Q2n’Q3n’+Q1n’Q3n

J2=Q3K2=Q3‘Q2n+1=Q3nQ2n’+Q3nQ2n=Q3n

J1=Q2K1=Q2’Q1n+1=Q2n

此题无输出方程(我感觉题目漏了)

Q1n

Q2n

Q3n

Q1n+1

Q2n+1

Q3n+1

0

0

0

0

0

1

0

0

1

0

1

1

0

1

0

1

0

0

0

1

1

1

1

1

1

0

0

0

0

1

1

0

1

0

1

0

1

1

0

1

0

0

1

1

1

1

1

0

3)

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 初中教育 > 政史地

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1