数字式电压表的设计LCD.docx

上传人:b****6 文档编号:4065694 上传时间:2022-11-27 格式:DOCX 页数:27 大小:281.88KB
下载 相关 举报
数字式电压表的设计LCD.docx_第1页
第1页 / 共27页
数字式电压表的设计LCD.docx_第2页
第2页 / 共27页
数字式电压表的设计LCD.docx_第3页
第3页 / 共27页
数字式电压表的设计LCD.docx_第4页
第4页 / 共27页
数字式电压表的设计LCD.docx_第5页
第5页 / 共27页
点击查看更多>>
下载资源
资源描述

数字式电压表的设计LCD.docx

《数字式电压表的设计LCD.docx》由会员分享,可在线阅读,更多相关《数字式电压表的设计LCD.docx(27页珍藏版)》请在冰豆网上搜索。

数字式电压表的设计LCD.docx

数字式电压表的设计LCD

数字式电压表的设计(LCD)

电子信息工程系

 

1引言

课题的选择的

传统的指针式刻度电压表功能单一,精度低,容易引起视差和视觉疲劳,因而不能满足数字化时代的需求。

采用单片机的数字电压表,将连续的模拟量如直流电压转化成不连续的离散的数字形式并加以显示,从而精度高、抗干扰能力强,可扩展性强、集成方便,还可与PC实时通信。

数字电压表是诸多数字化仪表的核心与基础。

以数字电压表为核心,可以扩展成各种通用数字仪表、专用数字仪表及各种非电量的数字化仪表。

目前,由各种单片机和A/D转换器构成的数字电压表,已被广泛用于电子及电工测量、工业自动化仪表、自动测试系统等智能化测量领域。

显示出强大的生命力。

与此同时,由DVM扩展而成的各种通用及专用数字仪器仪表,也把电量及非电量测量技术提高到崭新的水平。

因此对数字电压表作全面深入的了解是很有必要的。

2设计任务及可行性分析

2.1系统设计要求

1、可以测量0-5V的8路输入电压值;

2、测量结果可在四位LED数码管上轮流显示后单路选择显示;

3、测量最小分辨率为0.019V;

4、测量误差约为+0.02V;

2.2系统设计思路

1、根据设计要求,选择AT89S51单片机作为核心控制器件。

2、A/D转换采用ADC0809实现。

与单片机的接口为P0口和P2端口的高四位引脚。

3、电压显示采用4位一体的LED数码管。

4、LED数码管的段码输入,由并行端口P1产生;位码输入,由并行端口P3低三位产生。

图2.1设计思路框图

3元器件介绍

3.1单片机的选择

20世纪80年代以来,单片机的发展非常迅速,就通用单片机而言,世界上一些著名的计算机厂家已投放市场的产品就有50多个系列,数百个品种

尽管单片机的品种很多,但是在我国使用最多的还是Intel公司的MCS—51系列单片机和美国Atmel公司的89C52单片机

MCS—51系列单片机包括三个基本型8031、8051、8751

8031内部包括一个8位CPU、128个字节RAM,21个特殊功能寄存器(SFR)、4个8位并行I/O口、1个全双工串行口、2个16位定时器/计数器,但片内无程序存储器,需外扩EPROM芯片。

比较麻烦,不予采用

8051是在8031的基础上,片内集成有4KROM,作为程序存储器,是一个程序不超过4K字节的小系统。

ROM内的程序是公司制作芯片时,代为用户烧制的,出厂的8051都是含有特殊用途的单片机。

所以8051适合与应用在程序已定,且批量大的单片机产品中。

也不予采用。

8751是在8031基础上,增加了4K字节的EPROM,它构成了一个程序小于4KB的小系统。

用户可以将程序固化在EPROM中,可以反复修改程序。

但其价格相对8031较贵。

8031外扩一片4KBEPROM的就相当于8751,它的最大优点是价格低。

随着大规模集成电路技术的不断发展,能装入片内的外围接口电路也可以是大规模的。

也不予采用。

AT89S51是美国ATMEL公司生产的低功耗、高性能CMOS8位单片机。

图1-6和1-7分别为其实物图和内部总体结构图。

AT89S51片内含有4k字节Flash闪速存储器,128字节内部RAM,32个I/O口线,看门狗(WDT),两个数据指针,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。

同时,S51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。

空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。

掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。

由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89S51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。

因此我选择AT89S51为系统的控制器。

3.2A/D转换器的选择

A/D转换器大致分有三类:

一是双积分A/D转换器,二是逐次逼近式A/D转换器,三是并行A/D转换器。

双积分A/D转换器通过两次积分将输入的模拟电压转换成时间或频率,然后由定时器/计数器获得数字值。

它的优点是分辨率高,抗干扰性好,价格便宜,但转换速率低。

逐次逼近式A/D转换器是将采样输入信号与给定电压不断地进行比较,从逐次逼近寄存器的最高位开始,顺序地对寄存器的每一位将输入电压与内置D/A转换器输出进行比较,一个时钟周期完成1位转换,进过n次比较而得到数字值。

它的优点是精度、速度、价格适中、不存在延迟问题。

适合于中速率而分辨率较高的场合。

并行A/D转换器是内部有多个比较器,只需要作一次比较就可完成转换。

优点是它是所有A/D转换器中速度最快的,但价格也昂贵,分辨率却不是很高。

在转换精度、转换速率、以及经济上的考虑,该系统决定选用逐次逼近式A/D转换器的ADC0809型。

ADC0809是典型的8位MOS型8通道逐次逼近式A/D转换器,每采集一次一般需100μs。

输入数字电压

输入电压

 

图3.1逐次逼近式A/D转换原理图

3.3LED显示电路的选择

LED显示器是由N个LED显示块拼接成N位LED显示器。

N个LED显示块有N跟位选线,根据显示方式的不同,位选线和段选线的连接方法也各不相同,段选线控制显示字符的字型,而位选线为各个LED显示块的公共端,它控制该LED显示位的亮、暗。

LED显示器有静态显示和动态显示两种显示方式。

(1)LED静态显示方式:

LED显示器工作于静态显示方式时,各位的共阴极(或共阳极)连接在一起并接地(或+5V);每位的段选线(a~dp)分别与一个8位的锁存器输出相连。

所以称为静态显示。

各个LED的显示字符一经确定,相应锁存器的输出将维持不变,直到显示另一个字符为止。

也正因此如此,静态显示器的亮度都较高。

这种显示方式接口编程容易。

付出的代价是占用口线较多,若用I/O接口,则要占用4个8位I/O口,若用锁存器接口,则要用4片74LS373芯片。

如果显示器位数增多,则静态显示方式更是无法适应,因此在显示位数较多的情况下,一般都采用动态显示方式。

(2)LED动态显示方式:

在多位LED显示时,为了简化硬件电路,通常将所有位的段选线相应的并联在一起,有一个8位I/O口控制,形成段选线的多路复用。

而各位的共阳极或共阴极分别由相应的I/O线控制,实现各位的分时选通。

其中段选线占用一个8位I/O口,而位选线占用一个4位I/O口。

由于各位的段选线并联,段码的输出对各位来说都是相同的,因此,同一时刻,如果各位位选线都处于选通状态的话,4位LED将显示相同的字符。

若要各位LED能够显示出与本位相应的显示字符,就必须采用扫描显示方式,即在某一时刻,只让某一位的位选线状态,而其他各位的位选线处于关闭状态,同时,段选线上输出相应位要显示字节的段码。

在确定LED不同位显示的时间间隔,不能太短,因为发光二极管从导通到发光有一定的延时,导通时间太短,发光太弱人眼无法看清。

但也不能太长,因为毕竟要受限于临界闪烁频率,而且此时间越长,占用CPU时间也越多,另外,显示位增多,也将占用大量的CPU时间,因此动态显示实质是一牺牲CPU时间来换取元件的减少。

所以,由于本系统涉及到4位显示输出,采用LED动态扫描显示方式。

3.4所需元器件清单

表3.1所需元器件材料表

器件类型

器件名

数值

数量

单片机

AT89S51

1

A/D转换器

ADC0809

1

数码管

TSEG-MP*4-CC-BLUE

1

开关

按键开关

1

电容

C1、C2

33uF

2

电解电容

C3

10uF

1

电阻

R1

1K

1

排阻

RP1

200

1

变阻器

RV1

1K

1

晶振

X1

1MHz

1

 

4数字式电压表的硬件设计

4.1硬件电路设计概述

硬件电路设计主要包括:

AT89S51单片机系统,A/D转换电路,显示电路。

测量最大电压为5V,显示最大值为5.00V。

本实验采用AT89S51单片机芯片配合ADC0809模/数转换芯片构成一个简易的数字电压表。

硬件电路设计由6个部分组成;A/D转换电路,AT89C51单片机系统,LED显示系统、时钟电路、复位电路以及测量电压输入电路。

硬件电路设计框图如图1所示。

图4.1数字式电压表系统硬件设计框图

4.2主要元器件的介绍

4.2.1单片机AT89S51

AT89S51是美国ATMEL公司生产的低功耗、高性能CMOS8位单片机。

图4.2和4.3分别为其实物图和内部总体结构图。

AT89S51片内含有4k字节Flash闪速存储器,128字节内部RAM,32个I/O口线,看门狗(WDT),两个数据指针,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。

同时,S51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。

空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。

掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。

由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89S51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。

4.2.1.1主要性能参数

与MCS-51产品指令系列完全兼容;

4K字节在系统编程(ISP)Flash闪速存储器;

1000次擦写周期;

4.0~5.5V工作电压范围;

全静态工作模式:

0Hz~33MHz;

三级程序加密锁;

128字节内部RAM;

32个可编程I/O口线;

2个16位的定时/计数器;

6个中断源;

全双工串行UART通道;

低工耗空闲和掉电模式;

中断可从空闲模式唤醒系统;

看门狗(WDT)及双数据指针;

掉电标识和快速编程特性;

灵活的在系统编程

4.2.1.2AT89S51的引脚

AT89S51芯片为40引脚双列直插式封装,其引脚排列如图4.2所示。

图4.2AT89S51的引脚图

(1)VCC:

电源电压;

(2)GND:

接地;

(3)P0口:

P0口是一组8位漏极开路双向I/O口,每位引脚可驱动8个TTL逻辑门路。

对P0口的管脚写“1”时,被定义为高阻抗输入。

在访问外部数据存储器或程序存储器时,它可以被定义为数据总线和地址总线的低八位。

在FLASH编程时,P0口作为原码输入口;当FLASH进行校验时,P0输出原码,此时P0外部必须接上拉电阻。

(4)P1口:

P1口是一个内部提供上拉电阻的8位双向I/O口,P1口的输出缓冲器可驱动4个TTL逻辑门电路。

对P1口管脚写入“1”后,被内部上拉电阻拉高,可用作输入。

P1口被外部下拉为低电平时,将输出电流,这是由于内部接有上拉电阻的缘故。

在FLASH编程和校验时,P1口作为低八位地址接收。

P1口还具有第二功能,如表4.1所示。

    

表4.1P1口的第二功能

端口引脚

第二功能

P1.5

MOSI(用于ISP编程)

P1.6

MISO(用于ISP编程)

P1.7

SCK(用于ISP编程)

(5)P2口:

P2口是一个内部提供上拉电阻的8位双向I/O口,P2口的输出缓冲器可驱动4个TTL逻辑门电路。

对P2口管脚写入“1”后,被内部上拉电阻拉高,可用作输入。

P2口被外部下拉为低电平时,将输出电流,这是由于内部接有上拉电阻的缘故。

P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。

在访问8位地址外部数据存储器时,P2口线上的内容,在整个访问期间不改变。

P2口在FLASH编程和校验时接收高八位地址信号和控制信号。

(6)P3口:

P3口是一个内部提供上拉电阻的8位双向I/O口,P3口的输出缓冲器可驱动4个TTL逻辑门电路。

对P3口管脚写入“1”后,被内部上拉电阻拉高,可用作输入。

P3口被外部下拉为低电平时,将输出电流,这是由于内部接有上拉电阻的缘故。

P3口除了一般I/O线的功能外,还具有更为重要的第二功能,如表4.2所示。

P3口同时为FLASH编程和编程校验接收一些控制信号

表4.2P3口的第二功能

端口引脚

第二功能

P3.0

RXD(串行输入口)

P3.1

TXD(串行输出口)

P3.2

/INTO(外部中断0)

P3.3

/INT1(外部中断1)

P3.4

T0(定时器0外部输入)

P3.5

T1(定时器1外部输入)

P3.6

/WR(外部数据存储器写选通)

P3.7

/RD(外部数据存储器读选通)

(7)RST:

复位输入。

当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。

(8)ALE//RPOG:

当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。

在FLASH编程期间,此引脚用于输入编程脉冲。

在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。

因此它可用作对外部输出的脉冲或用于定时目的。

然而要注意的是:

每当用作外部数据存储器时,将跳过一个ALE脉冲。

如想禁止ALE的输出可在SFR8EH地址上置0。

此时,ALE只有在执行MOVX,MOVC指令是ALE才起作用。

另外,该引脚被略微拉高。

如果微处理器在外部执行状态ALE禁止,置位无效。

(9)/PSEN:

外部程序存储器的选通信号。

在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。

但在访问外部数据存储器时,这两次有效的信号将不出现。

(10)/EA/VPP:

当保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。

注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。

在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。

AT89S51有256个字节的内部RAM,80H-FFH高128个字节与特殊功能寄存器(SFR)地址是重叠的,也就是高128字节的RAM和特殊功能寄存器的地址是相同的,但物理上它们是分开的。

·定时器0和定时器1:

AT89S51的定时器0和定时器1的工作方式与AT89C51相同。

定时和计数功能由特殊功能寄存器TMOD的控制位C/T进行选择,这两个定时/计数器有4种操作模式,通过TMOD的M1和M0选择。

其中模式0、1和2都相同,模式3不同。

·定时器2:

定时器2是一个16位定时/计数器。

它既可当定时器使用,也可作为外部事件计数器使用,其工作方式由特殊功能寄存器T2CON的C/T2位选择。

定时器2有三种工作方式:

捕获方式,自动重装载(向上或向下计数)方式和波特率发生器方式,工作方式由T2CON的控制位来选择。

定时器2由两个8位寄存器TH2和TL2组成,在定时器工作方式中,每个机器周期TL2寄存器的值加1,由于一个机器周期由12个振荡时钟构成,因此,计数速率为振荡频率的1/12。

在计数工作方式时,当T2引脚上外部输入信号产生由1至0的下降沿时,寄存器的值加1,在这种工作方式下,每个机器周期的5SP2期间,对外部输入进行采样。

若在第一个机器周期中采到的值为1,而在下一个机器周期中采到的值为0,则在紧跟着的下一个周期的S3P1期间寄存器加1。

由于识别1至0的跳变需要2个机器周期(24个振荡周期),因此,最高计数速率为振荡频率的1/24。

为确保采样的正确性,要求输入的电平在变化前至少保持一个完整周期的时间,以保证输入信号至少被采样一次。

·可编程时钟输出:

定时器2可通过编程从P1.0输出一个占空比为50%的时钟信号。

P1.0引脚除了是一个标准的I/O口外,还可以通过编程使其作为定时/计数器2的外部时钟输入和输出占空比50%的时钟脉冲。

当时钟振荡频率为16MHz时,输出时钟频率范围为61Hz—4MHz。

·UART:

AT89S51的工作方式与AT89C51工作方式相同。

串口为全双工结构,表示可以同时发送和接收,它还具有接收缓冲,在第一个字节从寄存器读出之前,可以开始接收第二个字节。

(但是如果第二个字节接收完毕时第一个字节仍未读出,其中一个字节将会丢失)。

串口的发送和接收寄存器都是通过SFRSBUF进行访问的。

写入SBUF的数据装入发送寄存器,对SBUF的读操作是对物理上分开的接收寄存器进行访问。

该串口有4种操作模式(模式0、模式1、模式2和模式3),在这4种模式中,发送过程是以任意一条写SBUF作为目标寄存器的指令开始的,模式0时接收通过设置R0=0及REN=1初始化,其他模式下如若REN=1则通过起始位初始化。

·中断:

AT89S51共有6个中断向量:

两个外中断(INT0和INT1),3个定时器中断(定时器0、1、2)和串行口中断。

这些中断源可通过分别设置专用寄存器IE的置位或清0来控制每一个中断的允许或禁止。

IE也有一个总禁止位EA,它能控制所有中断的允许或禁止。

定时器2的中断是由T2CON中的TF2和EXF2逻辑或产生的,当转向中断服务程序时,这些标志位不能被硬件清除,事实上,服务程序需确定是TF2或EXF2产生中断,而由软件清除中断标志位。

定时器0和定时器1的标志位TF0和TF1在定时器溢出那个机器周期的S5P2状态置位,而会在下一个机器周期才查询到该中断标志。

然而,定时器2的标志位TF2在定时器溢出的那个机器周期的S2P2状态置位,并在同一个机器周期内查询到该标志。

·时钟振荡器:

AT89S51中有一个用于构成内部振荡器的高增益反相放大器,引脚XTAL1和XTAL2分别是该放大器的输入端和输出端。

这个放大器与作为反馈元件的片外石英晶体或陶瓷谐振器一起构成自激振荡器,振荡电路。

外接石英晶体(或陶瓷谐振器)及电容C1、C2接在放大器的反馈回路中构成并联振荡电路。

对外接电容C1、C2虽然没有十分严格的要求,但电容容量的大小会轻微影响振荡频率的高低、振荡器工作的稳定性、起振的难易程序及温度稳定性,如果使用石英晶体,我们推荐电容使用30pF±10pF,而如使用陶瓷谐振器建议选择40pF±10F。

用户也可以采用外部时钟。

采用外部时钟的电路。

这种情况下,外部时钟脉冲接到XTAL1端,即内部时钟发生器的输入端,XTAL2则悬空。

由于外部时钟信号是通过一个2分频触发器后作为内部时钟信号的,所以对外部时钟信号的占空比没有特殊要求,但最小高电平持续时间和最大的低电平持续时间应符合产品技术条件的要求。

·Flash存储器的编程:

AT89S51单片机内部有8k字节的FlashPEROM,这个Flash存储阵列出厂时已处于擦除状态(即所有存储单元的内容均为FFH),用户随时可对其进行编程。

编程接口可接收高电压(+12V)或低电压(Vcc)的允许编程信号。

低电压编程模式适合于用户在线编程系统,而高电压编程模式可与通用EPROM编程器兼容。

 ·数据查询:

AT89S51单片机用DataPalling表示一个写周期结束为特征,在一个写周期中,如需读取最后写入的一个字节,则读出的数据的最高位(P0.7)是原来写入字节最高位的反码。

写周期完成后,所输出的数据是有效的数据,即可进入下一个字节的写周期,写周期开始后,DataPalling可能随时有效。

 ·Ready/Busy:

字节编程的进度可通过“RDY/BSY输出信号监测,编程期间,ALE变为高电平“H”后,P3.4(RDY/BSY)端电平被拉低,表示正在编程状态(忙状态)。

编程完成后,P3.4变为高电平表示准备就绪状态。

·程序校验:

如果加密位LB1、LB2没有进行编程,则代码数据可通过地址和数据线读回原编写的数据,采用如图12的电路。

加密位不可直接校验,加密位的校验可通过对存储器的校验和写入状态来验证。

 ·芯片擦除:

利用控制信号的正确组合并保持ALE/PROG引脚10mS的低电平脉冲宽度即可将PEROM阵列(4k字节)和三个加密位整片擦除,代码阵列在片擦除操作中将任何非空单元写入“1”,这步骤需再编程之前进行。

4.2.2A/D转换芯片ADC0809

ADC0809是典型的8位8通道逐次逼近式A/D转换器,其实物如图1-3所示。

它可以和微型计算机直接接口。

ADC0809转换器的系列芯片是ADC0808,可以相互替换。

4.2.2.1ADC0809内部逻辑结构

图4.3ADC0809的内部逻辑结构图

ADC0809的内部逻辑结构如图4.7所示。

图中多路模拟开关可选通8路模拟通道,允许8路模拟量分时输入,并共用一个A/D转换器进行转换。

地址锁存与译码电路完成对A、B、C三个地址位进行锁存与译码,如表4.3所示。

表4.3ADC0809通道选择表

C(ADDC)

B(ADDB)

A(ADDA)

选择的通道

0

0

0

IN0

0

0

1

IN1

0

1

0

IN2

0

1

1

IN3

1

0

0

IN4

1

0

1

IN5

1

1

0

IN6

1

1

1

IN7

4.2.2.2ADC0809的引脚

ADC0809芯片为28引脚双列直插式芯片,其主要功能:

(1)IN0~IN7:

8路模拟量输入通道。

(2)A、B、C:

模拟通道地址线。

这3根地址线用于对8路模拟通道的选择,其译码关系如表4.3所示。

其中,A为低地址,C为高地址,引脚图中为ADDA,ADDB和ADDC。

(3)ALE:

地址锁存允许信号。

对应ALE上跳沿,A、B、C地址状态送入地址锁存器中。

(4)START:

转换启动信号。

START上升沿时,复位ADC0809;START下降沿时启动芯片,开始进行A/D转换;在A/D转换期间,START应保持低电平。

本信号有时简写为ST。

(5)D7~D0:

数据输出线。

为三态缓冲输出形式,可以和单片机的数据线直接相连。

D0为最低位,D7为最高。

(6)OE:

输出允许信号。

用于控制三态输出锁存器向单片机输出转换得到的数据。

OE=0,输出数据线呈高阻;OE=1,输出转换得到的数据。

(7)CLK:

时钟信号。

ADC0809的内部没有时钟电路,所需时钟信号由外界提供,因此有时钟信号引脚。

通常使用频率为500KHz的时钟信号。

(8)EOC:

转换结束信号。

EOC=0,正在进行转换;EOC=1,转换结束。

使用中该状态信号即可作为查询的状态标志,又可作为中断请求信号使用。

(9)Vcc:

+5V电源,GND:

地。

(10)Vref:

参考电压。

参考电压用来与输入的模拟信号进行比较,作为逐次逼近的基准。

其典型值为+5V(Vref(+)=+5V,Vref(-)=0V)。

4.2.2.3ADC0809的工作原理

首先输入3位地址,并使ALE=1,将地址存入地址锁存器中。

此地址经译码选通8路模拟输入之一到比较器。

START上升沿将逐次逼近寄存器复位。

下降沿启动A/D转换,之后EOC输出信号变低,指示转换正在进行。

直到A/D转换完成,EOC变为高电平,指示A/D转换结束,结果数据已存入锁存器,这个信号可用作中断申请。

当OE输入高电平时,输出三态门打开,转换结果的数字量输出到数据总线上。

(注意:

ALE信号常与START信号连在一起,这样连接可以在信号的前沿写入地址信号,在其后沿启动A/D转换,图4.4为ADC0809信号的时序配合图)。

图4.94ADC0809信号的时序配合

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 初中教育 > 政史地

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1