GW48系列EDA实验开发系统利用说明.docx
《GW48系列EDA实验开发系统利用说明.docx》由会员分享,可在线阅读,更多相关《GW48系列EDA实验开发系统利用说明.docx(31页珍藏版)》请在冰豆网上搜索。
GW48系列EDA实验开发系统利用说明
GW48系列EDA实验开发系统利用说明
一、GW48教学实验系统原理与利用介绍
一、GW48系统利用注意事项------------------------1
二、GW48系统主板结构与利用方式------------------1
二、实验电路结构
1.实验电路信号资源符号图说明-----------------7
二、各实验电路结构图特点与适用范围简述---------8
3、实验电路结构图-----------------------------9
三、GW48CK/GK/PK系统(全能接插口与结构图信号/与芯片引脚对照表---------18
摘自:
杭州康芯电子《GW48系列实验开发系统详细利用说明》
一、GW48教学实验系统原理与利用介绍
1、GW48系统利用注意事项
a:
闲置不用GW48EDA/SOC系统时,关闭电源,拔下电源插头!
!
!
b:
EDA软件安装方式可参见光盘中相应目录中的中文;详细利用方式可参阅本书或《EDA技术有效教程》、或《VHDL有效教程》中的相关章节。
c:
在实验中,被选中某种模式后,要按一下右边的复位键,以使系统进入该结构模式工作。
d:
换目标芯片时要专门注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。
其它接口都可带电插拔(当适配板上的10芯座处于左上角时,为正确位置)。
e:
对工作电源为5V的CPLD(如1032E/1048C、95108或7128S等)下载时。
最好将系统的电路“模式”切换到“b”,以便使工作电压尽可能接近5V。
g:
GW48详细利用方式可参见《EDA技术有效教程》配套教学软件*.ppt。
h:
主板左侧3个开关默许向下,但靠右的开关必需打向上(DLOAD),才能下载。
i:
跳线座“SPS”默许向下短路(PIO48);右边开关默许向下(TOMCU)。
j:
左下角拨码开关除第4档“DS8使能”向下拨(8数码管显示使能)外,其余皆默许向上拨。
2、GW48系统主板结构与利用方式
附图1-1B、GW48-GK/PK系统目标板插座引脚信号图
附图1-1A为GW48-CK型EDA实验开发系统的主板结构图(GW48-GK/PK型未画出,具体结构说明应该参考实物主板),该系统的实验电路结构是可控的。
即可通过操纵接口键SW9,使之改变连接方式以适应不同的实验需要。
因此,从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的操纵下,电路结构将发生转变。
这种“多任务重配置”设计方案的目的有3个:
1.适应更多的实验与开发项目;2.适应更多的PLD公司的器件;3.适应更多的不同封装的FPGA和CPLD器件。
系统板面要紧部件及其利用方式说明如下(请参看相应的实验板板面和附图1-1A)。
附表1-1在线编程坐各引脚与不同PLD公司器件编程下载接口说明
PLD公司
LATTICE
ALTERA/ATMEL
XILINX
VANTIS
编程座
引脚
IspLSI
CPLD
FPGA
CPLD
FPGA
CPLD
TCK
(1)
SCLK
TCK
DCLK
TCK
CCLK
TCK
TDO(3)
MODE
TDO
CONF_DONE
TDO
DONE
TMS
TMS(5)
ISPEN
TMS
nCONFIG
TMS
/PROGRAM
ENABLE
nSTA(7)
SDO
nSTATUS
TDO
TDI(9)
SDI
TDI
DATA0
TDI
DIN
TDI
SEL0
GND
VCC*
VCC*
GND
GND
VCC*
SEL1
GND
VCC*
VCC*
VCC*
VCC*
GND
以下是对GW48系统主板功能块的注释,但请注意,有的功能块仅GW48-GK获GW48-PK系统存在:
(1)SW9:
按动该键能使实验板产生12种不同的实验电路结构。
这些结构如第二节的13张实验电路结构图所示。
例如选择了“NO.3”图,须按动系统板上的SW9键,直至数码管SWG9显示“3”,于是系统即进入了图所示的实验电路结构。
(2)B2:
这是一块插于主系统板上的目标芯片适配座。
关于不同的目标芯片可配不同的适配座。
可用的目标芯片包括目前
附图1-1AGW48-CK实验开发系统的板面结构图
世界上最大的六家FPGA/CPLD厂商几乎所有CPLD、FPGA和所有ispPAC等模拟EDA器件。
第三节的表中已列出多种芯片对系统板引脚的对应关系,以利在实验时常常查用。
(3)J3B/J3A:
若是仅是作为教学实验之用,系统板上的目标芯片适配座不必拔下,但如果是要进行应用系统开发、产品开发、电子设计竞赛等开发实践活动,在系统板上完成初步仿真设计后,就有必要将连有目标芯片的适配座拔下插在自己的应用系统上(如GWDVP板)进行调试测试。
为了幸免由于需要更新设计程序和编程下载而反复插拔目标芯片适配座,GW48系统设置了一对在线编程下载接口座:
J3A和J3B。
此接口插座可适用于不同的FPGA/CPLD(注意,一、此接口仅适用于5V工作电源的FPGA和CPLD;二、5V工作电源必需由被下载系统提供)的配置和编程下载。
关于低压FPGA/CPLD,(如EP1K30/50/100、EPF10K30E等,都是器件),下载接口座必需是另一座:
ByteBlasterMV。
注意,关于GW48-GK/PK,只有一个下载座:
ByteBlasterMV,是通用的。
(4)混合工作电压利用:
关于低压FPGA/CPLD目标器件,在GW48系统上的设计方式与利用方式完全与5V器件一致,只是要对主板的跳线作一选择(对GW48-GK/PK系统不用跳线):
JVCC/VS2:
跳线JVCC(GW48—GK/PK型标为“VS2”)对芯片I/O电压(VCCIO)或5V(VCC)作选择,对5V器件,必需选“”。
例如,假设系统上插的目标器件是EP1K30/50/100或EPF10K30E/50E等,要求将主板上的跳线座“JVCC”短路帽插向“”一端;将跳线座“JV2”短路帽插向“+”一端(若是是5V器件,跳线应插向“”)。
(5)并行下载口:
此接口通过下载线与微机的打印机口相连。
来自PC机的下载操纵信号和CPLD/FPGA的目标码将通过此口,完成对目标芯片的编程下载。
编程电路模块能自动识别不同的CPLD/FPGA芯片,并作出相应的下载适配操作。
(6)键1~键8:
为实验信号操纵键,此8个键受“多任务重配置”电路操纵,它在每一张电路图中的功能及其与主系统的连接方式随SW9的模式选择而变,利用中需参照第二节中的电路图。
(7)键9~键12:
实验信号操纵键(仅GW48—GK/PK型含此键)此4个键不受“多任务重配置”电路操纵,利用方式参考“实验电路结构NO.5”。
(8)数码管1~8/发光管D1~D16:
也受“多任务重配置”电路操纵,它们的连线形式也需参照第二节的电路图。
(9)数码管9~14/发光管D17~D22:
不受“多任务重配置”电路操纵(仅GW48—GK/PK型含此发光管),它们的连线形式和利用方式参考“实验电路结构NO.5”。
(10)“时钟频率选择”P1A/JP1B/JP1C:
为时钟频率选择模块。
通太短路帽的不同接插方式,使目标芯片取得不同的时钟频率信号。
关于“CLOCK0”JP1C,同时只能插一个短路帽,以便选择输向“CLOCK0”的一种频率:
信号频率范围:
1Hz–50MHz(对GW48-CK系统)
信号频率范围:
–50MHz(对GW48-GK系统)
信号频率范围:
–100MHz(对GW48-PK系统),
由于CLOCK0可选的频率比较多,因此比较适合于目标芯片对信号频率或周期测量等设计项目的信号输入端。
JP1B分三个频率源组,即如系统板所示的“高频组”、“中频组”和“低频组”。
它们别离对应三组时钟输入端。
例如,将三个短路帽别离插于JP1B座的2Hz、1024Hz和12MHz;而另三个短路帽别离插于JP1A座的CLOCK4、CLOCK7和CLOCK8,这时,输向目标芯片的三个引脚:
CLOCK4、CLOCK7和CLOCK8别离取得上述三个信号频率。
需要专门注意的是,每一组频率源及其对应时钟输入端,别离只能插一个短路帽。
也确实是说,通过JP1A/B的组合频率选择,最多只能提供三个时钟频率。
注意,关于GW48-GK/PK系统,时钟选择比较简单:
每一频率组仅接一个频率输入口,如低频端的4个频率通太短路帽,可选的时钟输入口仅为CLOCK2,因此关于GW48-GK/PK,总共只有4个时钟可同时输入FPGA:
CLOCK0、CLOCK二、CLOCK五、CLOCK9。
(11)扬声器S1:
目标芯片的声讯输出,与目标芯片的“SPEAKER”端相接,即PIO50。
通过此口能够进行奏乐或了解信号的频率。
(12)PS/2接口:
通过此接口,能够将PC机的键盘和/或鼠标与GW48系统的目标芯片相连,从而完成PS/2通信与操纵方面的接话柄验,GW48-GK/PK含另一PS/2接口,参见实验电路结构。
(13)VGA视频接口:
通过它可完成目标芯片对VGA显示器的操纵。
(14)单片机接口器件:
它与目标板的连接方式也已标于主系统板上:
连接方式可参见附图2-13。
注意1,关于GW48-GK/PK系统,实验板左侧有一开关,向上拨,将RS232通信口直接与FPGA的PIO31和PIO30相接;向下拨那么与89C51单片机的P30和P31端口相接。
于是通过此开关能够进行不同的通信实验,详细连接方式可参见附图2-13。
平常此开关向下打,不要阻碍FPGA的工作。
注意2,由附图2-13可知,单片机89C51的P3和P1口是与FPGA的PIO66-PIO79相接的,而这些端口又与6数码管扫描显示电路连在一路的,因此当要进行6数码管扫描显示实验时,必需拔去右边的单片机,并安实验电路结构,将拨码开关3,拨为使能,这时LCD停止工作。
(15)RS-232串行通信接口:
此接口电路是为单片机与PC机通信预备的,由此能够使PC机、单片机、FPGA/CPLD三者实现双向通信。
当目标板上FPGA/CPLD器件需要直接与PC机进行串行通信时,可参见附图2-13,和实验电路结构图,将实验板右边的开关向上打“TOFPGA”,从而使目标芯片的PIO31和PIO30与RS232口相接,即便RS232的通信接口直接与目标器件FPGA的PIO30/PIO31相接。
而当需要使PC机的RS232串行接口与单片机的和口相接时,那么应将开关向下打“TOMCU”既可(平常不历时也应维持在个位置)。
(16)“AOUT”D/A转换:
利用此电路模块(实验板左下侧),能够完成FPGA/CPLD目标芯片与D/A转换器的接话柄验或相应的开发。
它们之间的连接方式可参阅“实验电路结构NO.5”:
D/A的模拟信号的输出接口是“AOUT”,示波器可挂接左下角的两个连接端。
当使能拨码开关8:
“滤波1”时,D/A的模拟输出将取得不同程度的滤波成效。
注意,进行D/A接话柄验时,需打开左侧第2个开关,取得+/-12伏电源,实验终止后关上此电源。
(17)“AIN0”/“AIN1”:
外界模拟信号能够别离通过系统板左下侧的两个输入端“AIN0”和“AIN1”进入A/D转换器ADC0809的输入通道IN0和IN1,ADC0809与目标芯片直接相连。
通过适当设计,目标芯片能够完成对ADC0809的工作方式确信、输入端口选择、数据搜集与处置等所有操纵工作,并可通过系统板提供的译码显示电路,将测得的结果显示出来。
此项实验第一需参阅第二节的“实验电路结构NO.5”有关0809与目标芯片的接口方式,同时了解系统板上的接插方式和有关0809工作时序和引脚信号功能方面的资料。
注意:
不用0809时,需将左下角的拨码开关的“A/D使能”和“转换终止”打为禁止:
向上拨,以幸免与其他电路冲突。
ADC0809A/D转换实验接插方式(如实验电路结构图所示):
A.左下角拨码开关的“A/D使能”和“转换终止”打为使能:
向下拨,即将ENABLE(9)与PIO35相接;假设向上拨那么禁止,即那么使ENABLE(9)←0,表示禁止0809工作,使它的所有输出端为高阻态。
B.左下角拨码开关的“转换终止”使能,那么使EOC(7)←PIO36,由此可使目标芯片对ADC0809的转换状态进行测控。
(18)VR1/“AIN1”:
VR1电位器,通过它能够产生0V~+5V幅度可调的电压。
其输入口是0809的IN1(与外接口AIN1相连,但当AIN1插入外输入插头时,VR1将与IN1自动断开)。
假设利用VR1产生被测电压,那么需使0809的第25脚置高电平,即选择IN1通道,参考“实验电路结构NO.5”。
(19)AIN0的特殊用法:
系统板上设置了一个比较器电路,要紧以LM311组成。
假设与D/A电路相结合,能够将目标器件设计成逐次比较型A/D变换器的操纵器件参考“实验电路结构NO.5”。
(20)系统复位键:
此键是系统板上负责监控的微处置器的复位操纵键,同时也与接口单片机的复位端相连。
因此兼作单片机的复位键。
(21)下载操纵开关:
在系统板的左侧第3个开关。
当需要对实验板上的目标芯片下载时必需将开关向上打(即“DLOAD”);而当向下打(LOCK)时,将关闭下载口,这时能够将下载并行线拔下而作它用(这时已经下载进FPGA的文件可不能由于下载口线的电平变更而丢失);例如拔下的25芯下载线能够与GWAK30+适配板上的并行接口相接,以完成类似逻辑分析仪方面的实验。
(22)跳线座SPS:
短接“T_F”能够利用在系统频率计。
频率输入端在主板右边标有“频率计”处。
模式选择为“A”。
短接“PIO48”时,信号PIO48可用,如实验电路结构图中的PIO48。
平常应该短路“PIO48”
(23)目标芯片全能适配座CON1/2:
在目标板的下方有两条80个插针插座(GW48-CK系统),其连接信号如附图1-1B所示,此图为用户对此实验开发系统作二次开发提供了条件。
此二座的位置设置方式和各端口的信号概念方式与综合电子设计竞赛开发板GWDVP-B完全兼容!
!
!
关于GW48-GK/PK系统,此适配座在原先的基础上增加了20个插针,功能大为增强。
增加的20插针信号与目标芯片的连接方式可参考“实验电路结构NO.5”和附图2-13。
(24)拨码开关:
拨码开关的详细用法可参考实验电路结构图和附图2-13。
(25)ispPAC下载板:
关于GW48-GK系统,其右上角有一块ispPAC模拟EDA器件下载板,可用于模拟EDA实验中对ispPAC10/20/80等器件编程下载用,详细方式请看光盘中《ENA技术有效教程》配套教学软件实验演示部份:
“模拟EDA实验演示”的POWERPOINT。
(26)拨8X8数码点阵:
在右上角的模拟EDA器件下载板上还附有一块数码点阵显示块,是通用供阳方式,需要16根接插线和两根电源线连接。
详细方式请看“实验演示”的POWERPOINT。
(27)利用举例:
假设通过键SW9选中了“实验电路结构图NO.1”,这时的GW48系统板所具有的接口方式变成:
FPGA/CPLD端口PI/O31~2八、27~24、23~20和19~16,共4组4位二进制I/O端口别离通过一个全译码型的7段译码器输向系统板的7段数码显示器。
如此,若是有数据从上述任一组四位输出,就能够在数码显示器上显示出相应的数值,其数值对应范围为:
FPGA/CPLD输出
0000
0001
0010
…
1100
1101
1110
1111
数码管显示
0
1
2
…
C
D
E
F
端口I/O32~39别离与8个发光二极管D8~D1相连,可作输出显示,高电平亮。
还可别离通过键8和键7,发出高低电平输出信号进入端口I/049和48;键控输出的高低电平由键前方的发光二极管D16和D15显示,高电平输出为亮。
另外,可通过按动键4至键1,别离向FPGA/CPLD的PIO0~PIO15输入4位16进制码。
每按一次键将递增1,其序列为1,2,…9,A,…F。
注意,关于不同的目标芯片,其引脚的I/O标号数一样是同GW48系统接口电路的“PIO”标号是一致的(这确实是引脚标准化),但具体引脚号是不同的,而在逻辑设计中引脚的锁定数必需是该芯片的具体的引脚号。
具体对应情形需要参考第3节的引脚对照表。
二、实验电路结构
1.实验电路信号资源符号图说明
结合附图2-1,以下对实验电路结构图中显现的信号资源符号功能作出一些说明:
(1)附图2-1a是16进制7段全译码器,它有7位输出,别离接7段数码管的7个显示输入端:
a、b、c、d、e、f和g;它的输入端为D、C、B、A,D为最高位,A为最低位。
例如,假设所标输入的口线为PIO19~16,表示PIO19接D、18接C、17接B、16接A。
(2)附图2-1b是高低电平发生器,每按键一次,输出电平由高到低、或由低到高转变一次,且输出为高电平常,所按键对应的发光管变亮,反之不亮。
(3)附图2-1c是16进制码(8421码)发生器,由对应的键操纵输出4位2进制组成的1位16进制码,数的范围是0000~1111,即^H0至^HF。
每按键一次,输出递增1,输出进入目标芯片的4位2进制数将显示在该键对应的数码管上。
(4)直接与7段数码管相连的连接方式的设置是为了便于对7段显示译码器的设计学习。
以图为例,如图所标“PIO46-PIO40接g、f、e、d、c、b、a”表示PIO4六、PIO45..PIO40别离与数码管的7段输入g、f、e、d、c、b、a相接。
附图2-1实验电路信号资源符号图
(5)附图2-1d是单次脉冲发生器。
每按一次键,输出一个脉冲,与此键对应的发光管也会闪亮一次,时刻20ms。
(6)附图2-1e是琴键式信号发生器,当按下键时,输出为高电平,对应的发光管发亮;当松开键时,输出为高电平,此键的功能可用于手动操纵脉冲的宽度。
具有琴键式信号发生器的实验结构图是。
2.各实验电路结构图特点与适用范围简述
(1)结构图:
目标芯片的PIO19至PIO44共8组4位2进制码输出,经外部的7段译码器可显示于实验系统上的8个数码管。
键1和键2可别离输出2个四位2进制码。
一方面这四位码输入目标芯片的PIO11~PIO8和PIO15~PIO12,另一方面,能够观看发光管D1至D8来了解输入的数值。
例如,当键1操纵输入PIO11~PIO8的数为^HA时,那么发光管D4和D2亮,D3和D1灭。
电路的键8至键3别离操纵一个高低电平信号发生器向目标芯片的PIO7至PIO2输入高电平或低电平,扬声器接在“SPEAKER”上,具体接在哪一引脚要看目标芯片的类型,这需要查第3节的引脚对照表。
如目标芯片为FLEX10K10,那么扬声器接在“3”引脚上。
目标芯片的不时钟输入未在图上标出,也需查阅第3节的引脚对照表。
例如,目标芯片为XC95108,那么输入此芯片的时钟信号有CLOCK0至CLOCK10,共11个可选的输入端,对应的引脚为65至80。
具体的输入频率,可参考主板频率选择模块。
此电路可用于设计频率计,周期计,计数器等等。
(2)结构图:
适用于作加法器、减法器、比较器或乘法器等。
例如,加法器设计,可利用键4和键3输入8位加数;键2和键1输入8位被加数,输入的加数和被加数将显示于键对应的数码管4-1,相加的和显示于数码管6和5;可令键8操纵此加法器的最低位进位。
(3)结构图:
可用于作VGA视频接口逻辑设计,或利用数码管8至数码管5共4个数码管作7段显示译码方面的实验;而数码管4至数码管1,4个数码管可作译码后显示,键1和键2可输入高低电平。
(4)结构图:
特点是有8个琴键式键控发生器,可用于设计八音琴等电路系统。
也能够产生时刻长度可控的单次脉冲。
该电路结构同结构图一样,有8个译码输出显示的数码管,以显示目标芯片的32位输出信号,且8个发光管也能显示目标器件的8位输出信号。
(5)结构图:
适合于设计移位寄放器、环形计数器等。
电路特点是,当在所设计的逻辑中有串行2进制数从PIO10输出时,假设利用键7作为串行输出时钟信号,那么PIO10的串行输出数码能够在发光管D8至D1上逐位显示出来,这能很直观地看到串出的数值。
(6)结构图:
此电路结构比较复杂,有较强的功能,要紧用于目标器件与外界电路的接口设计实验。
该电路要紧含以9大模块:
1.一般内部逻辑设计模块。
在图的左下角。
此模块与以上几个电路利用方式相同,例犹如结构图的唯一区别是8个键控信号再也不是琴键式电平输出,而是高低电平方式向目标芯片输入(即乒乓开关)。
此电路结构可完成许多常规的实验项目。
2.RAM/ROM接口。
在图左上角,此接口对应于主板上,有2个32脚的DIP座,在上面能够插RAM,也可插ROM(仅GW48-GK/PK系统包括此接口)例如:
RAM:
628128;ROM:
27C010、27C020、27C040、27C080、29C010、29C020、29C040等。
此32脚座的各引脚与目标器件的连接方式示于图上,是用标准引脚名标注的,如PIO48(第1脚)、PIO10(第2脚)等等。
注意,RAM/ROM的使能由拨码开关“1”操纵。
关于不同的RAM或ROM,其各引脚的功能概念不尽一致,即,不必然兼容,因此在利用前应该查阅相关的资料,但在结构图的上方也列出了部份引脚情形,以资参考。
3.VGA视频接口。
在图右上角,它与目标器件有5个连接信号:
PIO40、4一、4二、43、44,通过查表(第3节的引脚对照表),可的对应于EPF10K20-144或EP1K30/50-144的5个引脚号别离是:
87、8八、8九、90、91。
4.PS/2键盘接口。
在图右上侧。
它与目标器件有2个连接信号:
PIO4五、46。
5.A/D转换接口。
在图左侧中。
图中给出了ADC0809与目标器件连接的电路图。
利用注意事项可参照上节。
有关FPGA/CPLD与ADC0809接口方面的实验例如在本实验讲义中已经给出(实验12)。
6.D/A转换接口。
在图右下侧。
图中给出了DAC0832与目标器件连接的电路图。
利用注意事项可参照上节。
有关FPGA/CPLD与0832接口方面的实验例如在本实验讲义中已经给出(实验16)。
7.LM311接口。
注意,此接口电路包括在以上的D/A接口电路中,可用于完成利用DAC0832与比较器LM311一起实现A/D转换的操纵实验。
比较器的输出可通过主板左下侧的跳线选择“比较器”,使之与目标器件的PIO37相连。
以便用目标器件接收311的输出信号。
注意,有关D/A和311方面的实验都必需打开+/-12V电压源,实验终止后关闭此电源。
8.单片机接口。
依照此图和附图2-13,给出了单片机与目标器及LCD显示屏的连接电路图。
9.RS232通信接口。
注意,结构图中并非是所有电路模块都能够同时利用,这是因为各模块与目标器件的IO接口有重合。
认真观看能够发觉:
1.当利用RAM/ROM时,数码管3、4、五、六、7、8共6各数码管不能同时利用,这时,若是有必要利用更多的显示,必需利用以下介绍的扫描显示电路。
但RAM/ROM能够与D/A转换同时利用,尽管他们的数据口(PIO24、2五、2六、27、2八、2九、30、31)是重合的。