微机原理与接口技术习题样本.docx

上传人:b****6 文档编号:3090202 上传时间:2022-11-17 格式:DOCX 页数:20 大小:31.82KB
下载 相关 举报
微机原理与接口技术习题样本.docx_第1页
第1页 / 共20页
微机原理与接口技术习题样本.docx_第2页
第2页 / 共20页
微机原理与接口技术习题样本.docx_第3页
第3页 / 共20页
微机原理与接口技术习题样本.docx_第4页
第4页 / 共20页
微机原理与接口技术习题样本.docx_第5页
第5页 / 共20页
点击查看更多>>
下载资源
资源描述

微机原理与接口技术习题样本.docx

《微机原理与接口技术习题样本.docx》由会员分享,可在线阅读,更多相关《微机原理与接口技术习题样本.docx(20页珍藏版)》请在冰豆网上搜索。

微机原理与接口技术习题样本.docx

微机原理与接口技术习题样本

《微机原理与接口技术》习题

一、单项选取题

1、80486CPU进行算术和逻辑运算时,可解决信息长度为(D)。

A、32位B、16位C、8位D、都可以

2、在下面关于微解决器论述中,错误是(C)。

A、微解决器是用超大规模集成电路制成具备运算和控制功能芯片

B、一台计算机CPU具有1个或各种微解决器

C、寄存器由具备特殊用途某些内存单元构成,是内存一某些

D、不同型号CPU也许具备不同机器指令

3、若用MB作为PC机主存容量计量单位,1MB等于(B)字节。

A、210个字节B、220个字节C、230个字节D、240个字节

4、运算器在执行两个用补码表达整数加法时,判断其与否溢出规则为(D)。

A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出

B、两个整数相加,若成果符号位为0,则一定发生溢出

C、两个整数相加,若成果符号位为1,则一定发生溢出

D、两个同号整数相加,若成果符号位与加数符号位相反,则一定发生溢出

5、运算器重要功能是(C)。

A、算术运算B、逻辑运算C、算术运算与逻辑运算D、函数运算

6、指令ADDCX,55H[BP]源操作数寻址方式是(D)。

A、寄存器寻址B、直接寻址C、寄存器间接寻址D、寄存器相对寻址

7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A)

A、113AHB、114AHC、1144HD、1140H

8、若SI=0053H,BP=0054H,执行SUBSI,BP后,则(C)。

A、CF=0,OF=0B、CF=0,OF=1C、CF=1,OF=0D、CF=1,OF=1

9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOVBX,[BP]执行后,(BX)=(D)。

A、0102HB、0201HC、245AHD、5A24H

10、实模式下80486CPU对指令寻址由(A)决定。

A、CS,IPB、DS,IPC、SS,IPD、ES,IP

11、使用80486汇编语言伪操作指令定义:

VALDB2DUP(1,2,3DUP(3),2DUP(1,0))则在VAL存储区内前十个字节单元数据是(D)。

A、1,2,3,3,2,1,0,1,2,3B、1,2,3,3,3,3,2,1,0,1

C、2,1,2,3,3,2,1,0D、1,2,3,3,3,1,0,1,0,1

12、下列四条指令都可用来使累加器清"0",但其中不能清"进位"位是(C)。

A、XORAL,ALB、ANDAL,0C、MOVAL,0D、SUBAL,AL

13、若(AX)=96H,(BX)=65H,依次执行ADDAX,BX指令和DAA指令后,(AL)=(C)。

A、0FBHB、01HC、61HD、0BH

14、下列能使CF标志置1指令是(C)。

A、CMCB、CLCC、STCD、CLD

15、MOVAX,[BP+SI]隐含使用段寄存器是(D)。

A、CSB、DSC、ESD、SS

16、计算机工作中只读不写存储器是(B)。

A、DRAMB、ROMC、SRAMD、EEPROM

17、下面关于主存储器(也称为内存)论述中,不对的是(B)。

A、当前正在执行指令与数据都必要存储在主存储器内,否则解决器不能进行解决

B、存储器读、写操作,一次仅读出或写入一种字节

C、字节是主存储器中信息基本编址单位

D、从程序设计角度来看,cache(高速缓存)也是主存储器

18、CPU对存储器或I/O端口完毕一次读/写操作所需时间称为一种(B)周期。

A、指令B、总线C、时钟D、读写

19、存取周期是指(D)。

A、存储器写入时间

B、存储器读出时间

C、存储器进行持续写操作容许最短时间间隔

D、存储器进行持续读/写操作容许最短时间3间隔

20、下面说法中,(C)是对的。

A、EPROM是不能改写

B、EPROM是可改写,因此也是一种读写存储器

C、EPROM是可改写,但它不能作为读写存储器

D、EPROM只能改写一次

21、主存和CPU之间增长高速缓存目是(A)。

A、解决CPU和主存间速度匹配问题B、扩大主存容量

C、既扩大主存容量,又提高存取速度D、增强CPU运算能力

22、采用虚拟存储器目是(C)。

A、提高主存速度B、扩大外存容量

C、扩大内存寻址空间D、提高外存速度

23、某数据段位于以70000起始存储区,若该段长度为64KB,其末地址是(C)。

A、70FFFHB、80000HC、7FFFFHD、8FFFFH

24、微机系统中存储器可分为四级,其中存储容量最大是(D)。

A、内存B、内部寄存器C、高速缓冲存储器D、外存

25、下面说法中,(B)是对的。

A、指令周期等于机器周期B、指令周期不不大于机器周期

C、指令周期不大于机器周期D、指令周期是机器周期两倍

26、按与存储器关系,I/O端口编址方式分为(C)。

A、线性和非线性编址B、集中与分散编址

C、统一和独立编址D、重叠与非重叠编址

27、在中断传送方式下,主机与外部设备间数据传送通路是(A)。

A、数据总线DBB、专用数据通路C、地址总线ABD、控制总线CB

28、状态信息是通过(A)总线进行传送。

A、数据B、地址C、控制D、外部

29、下列总线中,属于局部总线是(D)。

A、ISAB、EISAC、MCAD、PCI

30、运用程序查询方式传送数据时,CPU必要读(A)以判断与否传送数据。

A、外设状态B、DMA祈求信号C、数据输入信息D、外设中断祈求

31、CPU与外设间数据传送控制方式有(D)。

A、中断方式B、DMA方式  C、程序控制方式D、以上三种都是

32、CPU与I∕O设备间传送信号有(D)。

A、数据信息B、控制信息  C、状态信息D、以上三种都是

33、在中断方式下,外设数据输入到内存途径是(D)。

A、外设→数据总线→内存B、外设→数据总线→CPU→内存

C、外设→CPU→DMAC→内存D、外设→I∕O接口→CPU→内存

34、CPU响应中断祈求和响应DMA祈求本质区别是(D)。

A、中断响应靠软件实现(B)速度慢(C)控制简朴

D、响应中断时,CPU依然仍控制总线,而响应DMA祈求时,CPU要让出总线

35、将微解决器、内存储器及I/O接口连接起来总线是(C)。

A、片总线B、外总线C、系统总线D、局部总线

36、在下列指令中,能使PC机CPU对I/O端口进行读写访问是(C)。

A、中断指令B、串操作指令C、输入输出指令D、传送指令

37、下列几种芯片是PC机惯用芯片,它们之中可接管总线控制数据传送是(D)。

A、定期器/计数器芯片B、串行接口芯片

C、并行接口芯片D、DMA控制器芯片

38、下列几种芯片是PC机惯用I/O接口芯片,它们之中可接管总线控制数据传送是(B)

A、8253AB、8237AC、8259AD、8255A

39、在下列指令中,能使PC机CPU对I/O端口进行读写访问是(C)。

A、中断指令B、串操作指令C、输入/输出指令D、传送指令

40、将微解决器、内存储及I/O接口连接起来总线是(C)。

A、片总线B、外总线C、系统总线D、内部总线

41、支持无条件传送方式接口电路中,至少应包括(D)。

A、数据端口,控制端口B、状态端口C、控制端口D、数据端口

42、CPU与慢速外设进行数据传送时,采用(B)方式可提高CPU效率。

A、查询B、中断C、DMAD、无条件传送

43、当采用(A)输入操作状况时,除非计算机等待,否则无法传送数据给计算机。

A、程序查询方式B、中断方式C、DMA方式D、IOP解决机方式

44、微机中地址总线作用是(C)。

A、用于选取存储单元B、用于选取进行信息传播设备

C、用于指定存储单元和I/O设备接口电路选取地址D、用于拟定操作对象

45、计算机使用总线构造便于增减外设,同步(C)。

A、减少了信息传播量B提高了信息传播量

C、减少了信息传播线条数D、增长了信息传播线条数

46、若AL=3BH,AH=7DH,则AL和AH中内容相加后,标志CF、SF和OF状态分别是(A)

A、0、1、1B、1、1、1C、0、0、0D、1、1、0

47、若AL=3BH,AH=7DH,则AL和AH中内容相减后,标志CF、AF和PF状态分别是(B)

A、0、0、1B、1、1、1C、0、1、0D、1、0、0

48、下列关于指令指针寄存器说法中,哪一种是对的(B)。

A、IP存储当前正在执行指令在代码段中偏移地址

B、IP存储下一条将要执行指令在代码段中偏移地址

C、IP存储当前正在执行指令在存储器中物理地址

D、IP存储当前正在执行指令在存储器中段地址

49、最小模式时,当M/IO(-----)为低电平时,表达CPU正在对(B)进行访问。

A、存储器B、I/O端口C、外部存储器D、EPROM

50、下面关于MN/MX(----------)论述对的是(C)

A、是工作模式选取信号,由CPU产生,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式

B、是工作模式选取信号,由CPU产生,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式

C、是工作模式选取信号,由外部输入,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式

D、是工作模式选取信号,由外部输入,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式

51、某CPU主频为250MHZ,则它时钟周期为(D)

A、250nsB、50nsC、40nsD、4ns

52、如果访问存储器时使用BP寻址,则默认段寄存器是(D)

A、CSB、ESC、DSD、SS

53、某单元在数据段中,已知DS=1000H,偏移地址为1200H,则它物理地址为(B)

A、10000HB、11200HC、12100HD、13000H

54、某系统中,已知SS=2360H,SP=0800H,若将20H个字节数据入栈,则SP内容为(D)

A、0780HB、0820HC、23E20HD、07E0H

55、某系统中,已知建立堆栈时SS=2360H,SP=0800H,通过一段时间后,SP内容变为0700H,则堆栈中有多少个字数据(A)

A、80HB、50HC、100D、100H

56、在下列伪指令中定义字变量是(B)。

A、DDB、DWC、DQD、DT

57、下列指令中,能使AL内容固定为偶数是(C)。

A、ADDAL,01HB、ORAL,0FEHC、ANDAL,0FEHD、XORAL,0FEH

58、变化(C)寄存器值,可变化堆栈中栈顶元素位置。

A、BPB、IPC、SPD、BX

59、加减类运算指令对标志位状态(A)。

A、有影响B、某些影响C、无影响D、任意

60、当AH=(C)时,执行INT21H指令可在屏幕上显示一组字符。

A、01H

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 动物植物

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1