ARM基础知识强烈推荐.docx

上传人:b****5 文档编号:2938132 上传时间:2022-11-16 格式:DOCX 页数:18 大小:27.15KB
下载 相关 举报
ARM基础知识强烈推荐.docx_第1页
第1页 / 共18页
ARM基础知识强烈推荐.docx_第2页
第2页 / 共18页
ARM基础知识强烈推荐.docx_第3页
第3页 / 共18页
ARM基础知识强烈推荐.docx_第4页
第4页 / 共18页
ARM基础知识强烈推荐.docx_第5页
第5页 / 共18页
点击查看更多>>
下载资源
资源描述

ARM基础知识强烈推荐.docx

《ARM基础知识强烈推荐.docx》由会员分享,可在线阅读,更多相关《ARM基础知识强烈推荐.docx(18页珍藏版)》请在冰豆网上搜索。

ARM基础知识强烈推荐.docx

ARM基础知识强烈推荐

ARM基础知识(强烈推荐).txt有谁会对着自己的裤裆傻笑。

不敢跟他说话却一遍一遍打开他的资料又关上。

用了心旳感情,真旳能让人懂得很多事。

╮如果有一天,我的签名不再频繁更新,那便证明我过的很好。

ARM基础知识(强烈推荐)

ARM基础知识一

ARM处理器共有37个寄存器。

其中包括:

**31个通用寄存器,包括程序计数器(PC)在内。

这些寄存器都是32位寄存器。

**6个状态寄存器。

这些寄存器都是32位寄存器。

ARM处理器共有7种不同的处理器模式,每一种模式中都有一组相应的寄存器组。

在任何时刻,可见的寄存器包括15个通用寄存器(R0-R14),一个或两个状态寄存器及程序计数器(PC)。

在所有的寄存器中,有些是各模式公用一个物理寄存器,有一些寄存器各模式拥有自己独立的物理寄存器。

****************************************************

通用寄存器

***************************************************8

通用寄存器分为以下三类:

备份寄存器、未备份寄存器、程序计数器PC

未备份寄存器

未备份寄存器包括R0-R7。

对于每一个未备份寄存器来说,所有处理器模式下都是使用同一个物理寄存器。

未备份寄存器没有被系统用于特别的用途,任何可采用通用寄存器的场合都可以使用未备份寄存器。

备份寄存器

对于R8-R12备份寄存器来说,每个寄存器对应两个不同的物理寄存器。

系统为将备份寄存器用于任何的特殊用途,但是当中断处理非常简单,仅仅使用R8-R14寄存器时,FIQ处理程序可以不必执行保存和恢复中断现场的指令,从而可以使中断处理非常迅速。

对于R13,R14备份寄存器来说,每个寄存器对应六个不同的物理寄存器,其中的一个是系统模式和用户模式共用的;另外的五个对应于其他的五种处理器模式。

采用下面的记号来区分各个物理寄存器:

R13_

其中MODE可以是下面几种模式之一:

usr,svc,abt,und,irq,fiq

程序计数器PC

可以作为一般的通用寄存器使用,但有一些指令在使用R15时有一些限制。

由于ARM采用了流水线处理器机制,当正确读取了PC的值时,该值为当前指令地址值加上8个字节。

也就是说,对于ARM指令集来说,PC指向当前指令的下两条指令的地址。

由于ARM指令是字对齐的,PC值的第0位和第一位总为0。

需要注意的是,当使用str/stm保存R15时,保存的可能是当前指令地址值加8个字节,也可能保存的是当前指令地址值加12个字节。

到底哪种方式取决于芯片的具体设计。

对于用户来说,尽量避免使用STR/STM指令来保存R15的值。

当成功的向R15写入一个数值时,程序将跳转到该地址执行。

由于ARM指令是字对齐的,写入R15的值应满足bits[1:

0]为0b00,具体要求arm个版本有所不同:

**对于arm3以及更低的版本,写入R15的地址值bits[1:

0]被忽略,即写入r15的地址值将与0xFFFFFFFC做与操作。

**对于ARM4以及更高的版本,程序必须保证写入R15的地址值bits[1:

0]为0b00,否则将产生不可预知的后果。

对于Thumb指令集来说,指令是班子对齐的,处理器将忽略bit[0]。

ARM基础知识二

***************************************************************

程序状态寄存器

***************************************************************

CPSR(当前程序状态寄存器)在任何处理器模式下被访问。

它包含了条件标志位、中断禁止位、当前处理器模式标志以及其他的一些控制和状态位。

每一种处理器

模式下都有一个专用的物理状态寄存器,称为SPSR(备份程序状态寄存器)

当特定的异常中断发生时,这个寄存器用于存放当前程序状态寄存器的内容。

在异常中断退出时,可以用SPSR来恢复CPSR。

由于用户模式和系统模式不是异常

中断模式,所以他没有SPSR。

当用户在用户模式或系统模式访问SPSR,将产生不可预知的后果。

CPSR格式如下所示。

SPSR和CPSR格式相同。

31302928272676543210

NZCVQDNM(RAZ)IFTM4M3M2M1M0

 

***条件标志位***

N——本位设置成当前指令运算结果的bit[31]的值。

当两个表示的有符号整数运算时,n=1表示运算结果为负数,n=0表示结果为正书或零。

z——z=1表示运算的结果为零;z=0表示运算的结果不为零。

对于CMP指令,Z=1表示进行比较的两个数大小相等。

C——下面分四种情况讨论C的设置方法:

在加法指令中(包括比较指令CMP),当结果产生了进位,则C=1,表示无符号运算发生上溢出;其他情况C=0。

在减法指令中(包括减法指令CMP),当运算中发生错位,则C=0,表示无符号运算数发生下溢出;其他情况下C=1。

对于包含移位操作的非加碱运算指令,C中包含最后一次溢出的的位的数值

对于其他非加减运算指令,C位的值通常不受影响

V——对于加减运算指令,当操作数和运算结果为二进制的补码表示的带符号数时,V=1表示符号为溢出;通常其他指令不影响V位。

***Q标识位***

在ARMV5的E系列处理器中,CPSR的bit[27]称为q标识位,主要用于指示增强的dsp指令是否发生了溢出。

同样的spsr的bit[27]位也称为q标识位,用于在异常中

断发生时保存和恢复CPSR中的Q标识位。

在ARMV5以前的版本及ARMV5的非E系列的处理器中,Q标识位没有被定义。

 

***CPSR中的控制位***

CPSR的低八位I、F、T、M[4:

0]统称为控制位。

当异常中断发生时这些位发生变化。

在特权级的处理器模式下,软件可以修改这些控制位。

**中断禁止位:

当I=1时禁止IRQ中断,当F=1时禁止FIQ中断

**T控制位:

T控制位用于控制指令执行的状态,即说明本指令是ARM指令还是Thumb指令。

对于ARMV4以更高版本的T系列ARM处理器,T控制位含义如下:

T=0表示执行ARM指令

T=1表示执行Thumb指令

对于ARMV5以及更高版本的非T系列处理器,T控制位的含义如下

T=0表示执行ARM指令

T=1表示强制下一条执行的指令产生未定指令中断

***M控制位***

M控制位控制处理器模式,具体含义如下:

M[4:

0]处理器模式可访问的寄存器

ob10000userpc,r14~r0,CPSR

0b10001FIQPC,R14_FIQ-R8_FIQ,R7~R0,CPSR,SPSR_FIQ

0b10010IRQPC,R14_IRQ-R13_IRQ,R12~R0,CPSR,SPSR_IRQ

0B10011SUPERVISORPC,R14_SVC-R13_SVC,R12~R0,CPSR,SPSR_SVC

0b10111ABORTPC,R14_ABT-R13_ABT,R12~R0,CPSR,SPSR_ABT

0b11011UNDEFINEEDPC,R14_UND-R8_UND,R12~R0,CPSR,SPSR_UND

0b11111SYSTEMPC,R14-R0,CPSR(ARMV4以及更高版本)

***CPSR中的其他位***

这些位用于将来扩展。

应用软件不要操作这些位。

ARM基础知识三

在ARM体系中通常有以下3种方式控制程序的执行流程:

**在正常执行过程中,每执行一条ARM指令,程序计数器(PC)的值加4个字节;每执行一条Thumb指令,程序计数器寄存器(PC)加2个字节。

整个过程是按顺序执行

**跳转指令,程序可以跳转到特定的地址标号处执行,或者跳转到特定的子程序处执行。

其中,B指令用于执行跳转操作;BL指令在执行跳转操作同时,保存子程

序的返回地址;BX指令在执行跳转操作同时,根据目标地址为可以将程序切换到Thumb状态;BLX指令执行3个操作,跳转到目标地址处执行,保存子程序的返回

地址,根据目标地址为可以将程序切换到Thumb状态。

**当异常中断发生时,系统执行完当前指令后,将跳转到相应的异常中断处理程序处执行。

当异常中断处理程序执行完成后,程序返回到发生中断指令的下条指

令处执行。

在进入异常中断处理程序时,要保存被中断程序的执行现场,从异常中断处理程序退出时,要恢复被中断程序的执行现场。

ARM基础知识四

ARM中异常中断的种类

**复位(RESET)**

当处理器复位引脚有效时,系统产生复位异常中断,程序跳转到复位异常中断处理程序处执行。

复位异常中断通常用在下面几种情况下:

系统加电时;系统复位时;跳转到复位中断向量处执行成为软复位。

**未定义的指令**

当ARM处理器或者是系统中的协处理器认为当前指令未定义时,产生未定义的指令异常中断,可以通过改异常中断机制仿真浮点向量运算。

**软件中断**

这是一个由用户定义的中断指令。

可用于用户模式下的程序调用特权操作指令。

在实时操作系统中可以通过该机制西线系统功能调用。

**指令与取终止(PrefechAbort)**

如果处理器预取的指令的地址不存在,或者该地址不允许当前指令访问,当被预取的指令执行时,处理器产生指令预取终止异常中断。

**数据访问终止(DATAABORT)

如果数据访问指令的目标地址不存在,,或者该地址不允许当前指令访问,处理器产生数据访问终止异常中断

**外部中断请求(IRQ)**

当处理器的外部中断请求引脚有效,而且CPSR的寄存器的I控制位被清除时,处理器产生外部中断请求异常中断。

系统中个外设通过该异常中断请求处理服务。

**快速中断请求(FIQ)**

当处理器的外部快速中断请求引脚有效,而且CPSR的F控制位被清除时,处理器产生外部中断请求异常中断

异常中断向量表及异常中断优先级

中断向量表指定了个异常中断及其处理程序的对应关系。

他通常存放在存储地址的低端。

在ARM体系中,异常中断向量表的大小为32字节,其中每个异常中断占据4个字节大小,保留了4个字节空间。

每个异常中断对应的中断向量表中的4个字节的空间中存放了一个跳转指令或者一个向PC寄存器中赋值的数据访问指令。

通过这两种指令,程序将跳转到相应的异常中断处理程序处执行。

当几个异常中断同时发生时,就必须按照一定的次序来处理这些异常中断。

各个异常中断的中断向量地址以及中断的处理优先级

中断向量地址异常中断类型异常中断模式优先级(6最低)

0x00复位特权模式1

0x04未定义的指令未定义指令终止模式6

0x08软件中断特权模式6

0x0C指令预取终止终止模式5

0x10数据访问终止终止模式2

0x14保留未使用未使用

0x18外部中断请求IRQ模式4

0x1C快速中断请求FIQ模式3

ARM基础知识五

在应用程序中安装异常中断处理程序

1.使用跳转指令:

可以在异常中断对应异常向量表中特定位置放置一条跳转指令,直接跳转到该异常中断的处理程序。

这种方法有一个缺点,即只能在32M空间范围内跳转。

2.使用数据读取指令LDR:

使用数据读取指令LDR向程序计数器PC中直接赋值。

这种方法分为两步:

先将异常中断处理程序的绝对地址存放在存放在距离向量表4KB范围内的一个存储单元中;再使用数据读取指令LDR将该单元

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 工程科技 > 机械仪表

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1