基于system view的2DPSK PCM传输仿真毕业设计论文.docx
《基于system view的2DPSK PCM传输仿真毕业设计论文.docx》由会员分享,可在线阅读,更多相关《基于system view的2DPSK PCM传输仿真毕业设计论文.docx(37页珍藏版)》请在冰豆网上搜索。
基于systemview的2DPSKPCM传输仿真毕业设计论文
西安电子科技大学
通信系统实验报告
——基于systemview的2DPSK+PCM传输仿真
指导教师:
日期:
2015年7月
一、系统仿真目的
1、了解PCM+2DPK通信系统的原理和信息传输方案
2、掌握通信系统的设计方法与参数选择原则
3、掌握由图符模块建立子系统并构成通信系统的设计方法
4、熟悉通信系统的SYSTEMVIEW仿真测试环境系统仿真内容简介
5、测试实验所搭建2dpsk传输系统抗噪声性能,并与理论曲线作对比
6、观测不同信噪比条件下关键信号眼图变化情况,进一步了解眼图的作用与含义
7、了解信号在系统传输过程中各阶段频率分量的变化,加深对限号调制解调在频域的认知
二、实验内容
1、用三个频率和幅度分别为400HZ,2v、500HZ,2v、700HZ,0.5v的正弦信号作为系统的输入,经过PCM编码系统转换为数字信号,再经并串转换转换为基带信号
2、以基带信号作为2DPSK系统输入信号,码速率Rb=16kbit/s。
采用键控法实现2DPSK的调制,采用非相干解调法实现2DPSK的解调,分别观察系统各点波形。
3、将2DPSK系统输出信号进行串并变换,再经PCM解码系统还原为系统初始输入的模拟信号,并观察信号时域和频域的变化。
4、使用仿真软件 SYSTEMVIEW,从 SystemView 配置的图标库中调出相关合适的图符并进行合适的参数设置,并连好图符间的连线,完成对 PCM编码、2DPSK键控调制、非相干解调、pcm解码仿真电路设计,并完成仿真操作。
5、观察各点波形:
包括时域波形、眼图、部分信号瀑布图、2dpsk系统抗噪声性能曲线等,以及记录主要信号点的功率谱密度。
6、分析实验所得图形数据,判断系统传输的正确性。
7、搭建抗噪声性能测试原理图,测试在不同信噪比环境下,系统误码率的大小,并以此绘制出误码率随信噪比变化的数据曲线,即2DPSK系统的抗噪声性能,绘制该曲线,并与理论曲线进行对比。
三、原理简介
1、PCM编码译码原理
(1)编码原理
编码过程分三步:
抽样:
需要满足低通采样定理,采样频率8kHz 。
量化:
均匀量化时小信号量化误差大,因此采用不均匀选取量化间隔的非线性量化方法,即量化特性在小信号时分层密、量化间隔小,而在大信号时分层疏、量化间隔大。
实现方法:
实现非均匀量化的方法之一是把输入量化器的信号 x先进行压扩处理,再把压扩得到的信号y进行均匀量化。
压扩器就是一个非线性变换电路,弱信号被扩大,强信号被压缩。
压缩器的入出关系表示为y=f(x) 。
常用压扩器大多采用对数式压缩,广泛采用的两种对数压扩特性是μ律压扩和A律压扩。
效果:
改善了小信号时的量化信噪比 。
A律压扩特性的13段折线逼近方法:
对x轴不均匀分成8段,分段的方法是每次以二分之一对分; 对y轴在0~1范围内均匀分成8段,每段间隔均为1/8。
然后把x,y各对应段的交点连接起来构成8段直线。
其中第1、 2段斜率相同(均为16),因此可视为一条直线段,故实际上只有7根斜率不同的折线。
以上分析的是第一象限,对于双极性语音信号,在第三象限也有对称的一组折线,也是7根,但其中靠近零点的1、2段斜率与正方向的第1、2段斜率相同,又可以合并为一根,因此,正、负双向共有13段折线。
13段折线在第一象限的压扩特性如下图所示:
编码:
采用8位折叠二进制码,对应有M=28=256个量化级。
这需要将13折线中的每个折线段再均匀划分16个量化级。
(2)译码原理
解压扩:
采用一个与13段折线压扩特性相反的解压扩器来恢复x ,即 x=f -1(y)。
D/A变换, PCM码变换成模拟信号,即恢复到发送端模拟信号刚完成采样时的信号。
低通滤波:
保留原始模拟信号频率。
(3)PCM编码、解码功能框图如下:
2、2DPSK系统调制解调原理
(1)2DPSK信号原理
2DPSK方式是用前后相邻码元的载波相对相位变化来表示数字信息。
假设前后相邻码元的载波相位差为,可定义一种数字信息与之间的关系为
则一组二进制数字信息与其对应的2DPSK信号的载波相位关系如下表所示:
二进制数字信息
1
1
0
1
0
0
1
1
0
2dpsk信号相位(0)
π
0
0
π
π
π
0
π
π
或(π)
0
π
π
0
0
0
π
0
0
数字信号与之间的关系也可定义为:
调制过程信号变换示例波形如下:
(2)本实验调制原理
本实验调制采用模拟调制法,2DPSK信号的的模拟调制法框图如图所示
其中码变换的过程为将输入的单极性不归零码转换为双极性不归零码,然后以此码直接与载波相乘。
码变换原理图如下:
(3)解调原理
本实验采用非相干解调法,即极性比较法和码变换法。
它的原理是2DPSK信号先经过带通滤波器,去除调制信号频带以外的在信道中混入的噪声,再与本地载波相乘,去掉调制信号中的载波成分,再经过低通滤波器去除高频成分,得到包含基带信号的低频信号,将其送入抽样判决器中进行抽样判决的到基带信号的差分码,再经过逆差分器,就得到了基带信号。
它的原理框图如图所示。
信号变换示例波形如下
逆差分器原理如下:
四、系统组成框图、子系统组成框图及图符块参数设置
1、总图(系统采样频率400e+3HZ)
2图块对模拟信号进行A律压缩,输入输出正负5v,4图块为模数转换模块,输出0/1v八位,并行码,采样频率为2000hz,码速的八分之一,22为一八选一mux,在23,24,25信号控制下由高位到低位顺序依次将并行信号串行输出。
Adc与mux按顺序接,23/24/25频率分别为adc采样的1/2/4倍,占空比1:
1,低频率接高位(s2).输出即为PN码。
16延迟一个码子宽度,1/16000s,39为异或门,输出+1/-1码字。
与44块80000hz的载波相乘进行调制,生成2dpsk信号。
44为噪声,高斯噪声,densityon1Ohm,20e-6w/hz,45选择dbpower增益。
12带通滤波器,载波上下20k,60k/100khz,滤除噪声。
50为载波提取,Comm:
costas,Vcofre=80e+3,Vcopahse=0deg,Modgain=1hz/v,Loopfltr=1+1/s+1/s^2。
调制信号与载波相乘后,经低通滤波器16khz,滤除高频分量,得到基带信号轮廓,经28,41采样保持后得到下图下图,41输出仍为+-1码字,缓冲器门限为0,大于0输出1,小于零输出-1,得到下上图。
11延迟1个码宽,与异或门形成码反变换,输出单极性不归零绝对pn码字。
下图为加29与不加29的区别,信号到27块延迟7个码宽后,输出到18,时分解复用器,8位,保持8个码字宽度,后送入dac模块,门限500e-3,八位,输出范围正负5伏,将并行数据转换为串行数据,,再经解压缩块还原成模拟信号,再经低通滤波保留原始模拟信号频率分量。
得到原始模拟信号。
2、模拟信号发生模块、各图块参数表格
编号
库/名称
参数
Token14
Source:
sinusoid
Amp:
2v
Freq:
400hz
Phase:
0deg
Token0
Source:
sinusoid
Amp:
2v
Freq:
500hz
Phase:
0deg
Token15
Source:
sinusoid
Amp:
0.5v
Freq:
700hz
Phase:
0deg
Token1
adder
None
Token6
Sink:
analysis
None
3、模数转换模块、各图块参数表格
编号
库/名称
参数
Token2
Comm:
compander
a-law
max-input:
+/-5v
Token7
Sink:
analysis
Token21
Source:
plusetrain
Amp:
1v
Freq:
2000hz
Pulsew:
250e-6sec
Offect:
0v
Phase:
0deg
Token4
Logic:
ADC
Gatedelay:
0sec
Threshold:
500e-3v
Trueoutput:
1v
Falseoutput:
0v
No.bits:
8
Mininput:
-5v
Maxinput:
5v
Risetime:
0sec
4、并串转换模块、个图块参数表格
编号
库/名称
参数
Token22
Logic:
mux-d-8
Gatedelay:
0sec
Threshold:
500e-3v
Trueoutput:
1v
Falseoutput:
0v
Risetime:
0sec
Falltime:
0sec
Enable:
none
Token23
Source:
plusetrain
Amp:
1v
Freq:
2000hz
Pilsew:
250e-6sec
Offset=0v
Phase=0deg
Token24
Amp:
1v
Freq:
4000hz
Pilsew:
250e-6sec
Offset=0v
Phase=0deg
Token25
Amp:
1v
Freq:
8000hz
Pilsew:
250e-6sec
Offset=0v
Phase=0deg
Token48
Sink:
analysis
none
5、差分变换模块、各图块参数表格
编号
库/名称
参数
Token16
Operator:
delay
Delay=62.5e-6sec
Non-interpolating
Token39
Logic:
xor
Gatedelay:
0sec
Threshold=500e-3
Trueoutput=1v
Falseoutput=-1v
Risetime=0sec
Falltome=0sec
连接16图块的1端口
Token19
Sink:
analysis
none
6、载波调制及加噪声模块、各图块参数表格
编号
库/名称
参数
Token20
Sink:
analysis
none
Token10
Multipier
None
Token43
Adder
None
Token45
Operator:
gain
Gainunits=dbpower
Gain=x(不同测试条件增益值设置不同,不需要加噪声时可与加法器断开连接,需要时设置多少见抗噪声性能测试部分原理
Token13
Source:
sinusoid
Amp=1v
Freq=800000hz
Phase=0deg
Token44
Source:
gaussnoise
Constantparameter=densityin10hm
Density(w/hz)=20e-6(为何设置此值见抗噪声性能测试部分原理
Maxrate=400e+3
Mean=0v
7、解调模块、格图块参数表格
编号
库/名称
参数
Token37
Sink:
analysis
none
Token33
Sink:
analysis
none
Token38
Sink:
analysis
none
Token17
Sink:
analysis
none