数字电路期末复习题及答案.docx
《数字电路期末复习题及答案.docx》由会员分享,可在线阅读,更多相关《数字电路期末复习题及答案.docx(9页珍藏版)》请在冰豆网上搜索。
数字电路期末复习题及答案
数字电路期末复习题及答案
数字电路期末复习题及答案
一、填空题
1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1和0来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=
+A+B+C+D=1。
6、逻辑函数F=
=0。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本RS触发器在正常工作时,它的约束条件是
+
=1,则它不允许输入
=0且
=0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是RS=0。
12、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重
要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:
共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:
移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题
1、一位十六进制数可以用C位二进制数来表示。
A.1B.2C.4D.16
2、十进制数25用8421BCD码表示为B。
A.10101B.00100101C.100101D.10101
3、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=1
4、当逻辑函数有n个变量时,共有D个变量取值组合?
A.nB.2nC.n2D.2n
5、在何种输入情况下,“与非”运算的结果是逻辑0。
D
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1
6、N个触发器可以构成能寄存B位二进制数码的寄存器。
N
7、一个触发器可记录一位二进制代码,它有C个稳态。
A.0B.1C
8、存储8位二进制信息要D个触发器。
A.2B.3C
9、对于D触发器,欲使Qn+1=Qn,应使输入D=C。
A.0B.1C.QD.
10、多谐振荡器可产生B。
A.正弦波B.矩形脉冲C.三角波D.锯齿波
11、石英晶体多谐振荡器的突出优点是C。
A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭
12、若在编码器中有50个编码对象,则要求输出二进制代码位数为B位。
A.5B.6C
13、一个16选一的数据选择器,其地址输入(选择控制输入)端有C个。
A.1B.2C
14、一个8选一数据选择器的数据输入端有E个。
A.1B.2C
15、用四选一数据选择器实现函数Y=
,应使A。
0=D2=0,D1=D30=D2=1,D1=D3=0
0=D1=0,D2=D30=D1=1,D2=D3=0
16、同步计数器和异步计数器比较,同步计数器的显著优点是A。
A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。
17、把一个五进制计数器与一个四进制计数器串联可得到D进制计数器。
A.4B.5C
18、N个触发器可以构成最大计数长度(进制数)为D的计数器。
2N
19、一位8421BCD码计数器至少需要B个触发器。
A.3B.4C
20、用二进制码表示指定离散电平的过程称为D。
A.采样B.量化C.保持D.编码
21、以下四种转换器,A是A/D转换器且转换速度最高。
A.并联比较型B.逐次逼近型C.双积分型D.施密特触发器
三、判断题
1、方波的占空比为0.5。
(√)
2.、8421码1001比0001大。
(×)
3、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
(√)
4、若两个函数具有相同的真值表,则两个逻辑函数必然相等。
(√)。
5、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
(×)
6、TTL与非门的多余输入端可以接固定高电平。
(√)
7、当TTL与非门的输入端悬空时相当于输入为逻辑1。
(√)
8、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。
(√)
9、三态门的三种状态分别为:
高电平、低电平、不高不低的电压。
(×)
10、TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。
(√)
11、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(×)12、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。
(√)
13、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
(√)
14、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。
(×)
15、施密特触发器有两个稳态。
(√)
16、施密特触发器的正向阈值电压一定大于负向阈值电压。
(√)
17、编码与译码是互逆的过程。
(√)
18、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
(√)
19、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
(√)
20、同步时序电路由组合电路和存储器两部分组成。
(√)
21、组合电路不含有记忆功能的器件。
(√)
22、时序电路不含有记忆功能的器件。
(√)
四、计算题
1、用真值表证明
。
解:
做真值表
A
B
0
0
0
0
0
1
1
1
1
0
1
1
1
1
0
0
通过真值表对应输入变量相同时,输出
2、利用卡诺图化简表达式
。
(要求先列真值表,再用卡诺图化简)
解:
可以先列真值表
A
B
C
Y
0
0
0
0
0
0
1
1
0
1
0
1
0
1
1
1
1
0
0
1
1
0
1
1
1
1
0
1
1
1
1
0
卡诺图
BC
A
00
01
11
10
0
0
1
1
1
1
1
1
0
1
则:
3、对应画出信号波形经过与非门后的波形图Y。
输入波形图A为
其中与非门一端固定输入“1”,另一端输入信号A
解:
输入波形图
输出波形图
4、已知某组合逻辑电路的输入A、B、C与输出Y的波形图。
求
(1)输入与输出功能表(真值表)。
(2)输出逻辑表达式。
A
B
C
Y
解:
真值表
A
B
C
Y
0
0
0
1
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
表达式:
5、请用74LS161构成十二进制计数器,要求画出简单电路图。
解:
方法一:
方法二:
反馈式