数字钟verilog.docx
《数字钟verilog.docx》由会员分享,可在线阅读,更多相关《数字钟verilog.docx(28页珍藏版)》请在冰豆网上搜索。
数字钟verilog
1设计任务与要求
本次大作业的要求为设计一个多功能数字钟,其具体要求如下:
1.有根底的实时数字钟显示功能,即时、分、秒的正常显示模式,并且在此根底上增加上,下午显示。
2.手动校准。
按动方式键,将电路置于校时状态,如此计时电路可用手动方式校准,每按一下校时键,时计数器加1;按动方式键,将电路置于校分状态,以同样方式手动校分。
3.整点报时,仿中央人民广播电台整点报时信号,从59分50秒起每隔2秒发出一次低音“嘟〞信号〔信号鸣叫持续时间1S,间隙时间1S〕连续5次,到达整点〔00分00秒时〕,发一次高音“哒〞信号〔信号持续时间1S〕。
4.闹时功能,按动方式键,使电路工作于预置状态,此时显示器与时钟脱开,而与预置计数器相连,利用前面手动校时,校分方式进展预置,预置后回到正常模式。
当计时计至预置的时间时,扬声器发出闹铃信号,时间为半分钟,闹铃信号可以用开关“止闹〞,按下此开关后,闹铃声立刻中止,正常情况下应将此开关释放,否如此无闹时作用。
5.秒表功能。
按start键开始计秒,按stop键停止计秒并保持显示数不变,直到复位信号参加。
2总体设计分析
设计的总体局部按照要求可以分为根本的数字时钟显示、手动校准、整点报时、闹钟功能和秒表功能5大局部。
其总体设计框图如下:
秒表
闹钟
手动校准
整点报时
数
字
钟
图1总体设计框图
其中整点报时跟闹钟局部要求不同频率的声响,所以需要参加分频器模块将输入的1kHZ的分频产生500HZ与1HZ的方波信号,其中1HZ的信号对应1S的周期,可以用作时钟秒的显示与秒表局部。
3各模块设计
根据总体设计以与各分模块的需要,将分立模块分为7个局部运用verilogHDL编程来实现。
其分别为数字钟主体局部、手动设置、分频、整点报时、闹钟功能、秒表、控制显示和顶层8个模块。
下面将对各个模块的设计思想做一详细的介绍。
3.1数字钟主体局部
数
字
钟
主
体
小时计数器
分计数器
秒计数器
24进制计数器
60进制
计数器
6进制
计数器
10进制
计数器
<12(早上)
>12(下午)
数字钟主体局部主要由三个计数器组成,包括1个24进制计数器,作为小时计数器,2个60进制计数器分别作为分计数器和秒计数器。
一个60进制计数器由一个6进制计数器和一个10进制计数器组成,由于都是比拟简单的计数器,所以在用verilog设计时作为一个整体局部进展编程实现。
同理小时计数器也作为整体局部来编程实现。
设计的流程框图如如下图2所示。
图2数字钟整体局部设计框图
在verilog程序设计中,小时计数器为hour_counter模块,其中hour_data0为24进制计数器的低位,即4进制计数器,hour_data1如此为高位,2进制计数器。
编程用always语句实现,并且用clk上升沿触发实现计数。
EN为使能端,高电平有效。
zox为显示早上、下午的标志位,其中小于12点之前为早上,zox为0,否如此zox输出为1表示下午。
其QuartusⅡ仿真波形如如下图3所示,由于verilogHDL程序显示不便,均附在附件上,下面各模块一样。
图3小时计数器仿真
从仿真图中可以看出,当使能信号信号为高电平且始终上升沿到来时计数器开始计时,hour_data0计数为0—1—2—3—0···的计数规律,即4进制计数器,同理hour_data1为2进制计数器,zox信号由图中看出当小于12小时的时候输出为0,大于12小时时输出为1,与预计效果一样。
3.1.2分、秒计数器
由于分、秒计数器均为60进制计数器,所以以分计数器作为示例说明其编程思想。
其中分计数器模块在程序中为minute_counter程序段,由上面分析得分计数器由一个十进制计数器与一个六进制计数器组成,程序中有minute_data0表示分计数器低位即10进制计数器,minute_data1表示分计数器的高位为一个六进制计数器〔秒计数器的低位、高位分别由second_data0、second_data1表示,其余均与分计数器一样〕。
其它信号定义与小时计数器一样,clk为时钟信号,时钟周期为1HZ,即1s,与小时计数器不同的是,EO为进位信号,即到60s后自动进位。
Minute_data0、minute_data1、second_data0、second_data1位宽均为4位reg型变量。
仿真示意图如如下图4所示。
图4分计数器仿真结果
由图中可以看出,当使能端信号端EN变为1的时候,计数器开始计时,minute_data0计数规律为0—1—2—3—4—5—6—7—8—9—0—1···当计数到9的时候,minute_data1加1,minute_data1计数规如此为0—1—2—3—4—5—0—1···当高位minute_data1计数到5的时候,进位信号EO变为1。
秒计数器second_counter模块与分计数器完全一样,这里不再赘述。
3.2分频局部
分频器的功能主要有三个:
一是产生计时用的标准秒脉冲1HZ信号;二是提供仿电台用的1kHZ高音频信号和500HZ低音频信号;三是闹钟设置时用的200HZ闪烁信号和闹钟响铃用的500HZ音频信号。
所用输入信号为1kHZ的高频信号。
根据分析可知,1kHZ方波信号经过2分频可以得到500HZ方波,经过5分频得到200HZ信号,最后将分频得到的200HZ信号作为分频1HZ的时钟,经过200分频得到1HZ的信号。
设计框图如如下图5所示。
2分频
5分频
1kHZ信号(clk)
500HZ(f500hz)
200HZ(f200hz)
1HZ(f1hz)
200分频
图5分频信号框图
在程序设计的过程中,在复位信号rst为高电平时分频器工作,输入信号为1kHZ的高频信号,分别经过2分频、5分频、200分频得到f500HZ的500HZ信号、f200HZ的200HZ信号和f1HZ的1HZ信号。
仿真结果如如下图6所示。
图6分频信号结果仿真图
从仿真图中可以看到,在rst为高电平时分频过程开始,f500HZ、f200HZ和f1HZ也与预期的输出结果一样。
3.3秒表模块
秒表模块实现秒表功能,在实现的过程中,通过改变自动工作模式下的时钟频率来实现秒表的功能。
即按动start键闹钟开始工作,再次按动start键,闹钟便停止工作。
由于秒表模块比拟简单,流程图在此省略。
根据分析,在verilogHDL实现过程中,clk作为时钟正常工作时候的频率,f500hz为秒表工作时候的频率,仿真结果如如下图7所示。
图7秒表仿真模块
由图中可以看出,根据start上下电平的变化,时钟在正常工作与秒表之间相互转换。
3.4闹钟模块
闹钟模块实现的是闹钟的设置与闹钟所设定的时间到之后的响铃提示。
闹钟模块的设置主要思想是由控制键来设置数字钟的闹钟响的时间,经过与当前数字钟实时时间的比拟,来决定闹钟提醒的时间。
设计框图如如下图8所示。
hour0
hour1
minute0
minute1
hour_set0
hour_set1
minute_set0
minute_set1
设置时间与当前时间的比拟
不相等
相等
con_alarm
0
1
闹钟不响
alarm=0
闹钟响
alarm=1
图8闹钟模块设计框图
在verilogHDL实现的过程中,由SW1、SW2两个调整键来实现,其中SW1为移位控制键,即按SW1一次,将移位一次,闪烁显示当前设置为数字,SW2为当前位的闹钟数字设置,每按SW2一次,当前数字设置位数字增加1,每一位上数字变化X围由当前位循环上限决定,不会超出X围。
EN为设置使能端,为1有效。
Hour1、hour0、minute1和minute0分别为当前时间每个位上显示的数字,hour_set1、hour_set0、minute_set1和minute_set0为与当前时间所对应的每一位上设置的时间显示,f200hz为闹钟设置过程中显示闪烁的频率。
Con_alarm为闹钟响铃的控制键,其值为1时,表示闹钟已设置,并且在闹钟响的时候,如果设置其值为0,如此闹钟关闭。
Alarm为闹钟响铃提示输出,即设定时间到时alarm值为1,否如此为0。
Alarmclock_disp_select为闹钟设置中位选信号,为4位reg型变量,其值采用独热编码,为1000、0100、0010和0001分别表示设置过程中hour1、hour0、minute1和minute0四个位。
其仿真结果如如下图9所示。
图9闹钟模块仿真示意图
由于设置波形输入的时候如果调整过多,将不容易看出仿真结果的正确与否,所以图中输入比拟简单,以便可以更好地分析仿真结果。
由图中可以看出,经过SW1的两次调整,位选信号alarmclock_disp_select的值为0010,表示此时的设置位为hour_set0位,SW2键将其值设置为0001,其他位均为0000,然后在与当前时钟时间相等的情况下,并且在con_alarm值为1的时候闹钟响,即alarm值输出为1,在当前时间与闹钟时间仍然相等的情况下,将闹钟控制键con_alarm值设置为0,闹钟停止,即alarm值为0。
很好的完成了闹钟的功能。
3.5时间设置模块
时间设置模块实现的功能为通过按键调节可以对当前时间进展手动控制。
其主要是在时间设置使能端有效地情况下通过SW1和SW2两个按键对数字钟的小时和分钟数进展调节。
Disp_drive为设置中的显示控制,即通过SW1对位的调整,Disp_drive随之变化。
SW2为对每一位上的数字在其X围内进展加1调节,其调节过程与闹钟模块一样。
Disp_drive取值000、001、010和011分别对应hour1、hour0、minute1和minute0的设置。
Quartus下仿真结果如图10所示。
图10时间设置模块仿真效果
图中,hour_set0、hour_set1、minute_set0和minute_set1为设置后的时间。
可以看到,当前给的hour0为0010,hour1的值0001,在SW1经过一次高电平之后,disp_drive的值变为001,对hour0进展设置,加1之后hour_set0变为0001,SW1再按一下,变为0010,在SW2两次高电平之后,SW1的值变为1,此时对分的高位进展加1设置,依此类推。
3.6报时模块
整点报时模块的主要功能为仿中央人民广播电台整点报时信号,即从59分50秒起每隔2秒发出一次低音“嘟〞信号,将其定义为500HZ的低频信号,到达整点〔00分00秒时〕,发一次高音“哒〞信号,其响声为高频1kHZ信号。
由于整点报时程序比拟简单,所以框图省略。
为了程序简化又与其他模块有较好的兼容性,用minute、second分别表示minute1、minute0和second1,second0经过位拼接之后的分和秒的当前显示时间。
F1khz为到达整点之后的高音频率,f500hz为59分50秒、52秒、54秒、56秒和58秒时的低音频率,radio如此为到达时间时的报时输出。
仿真图如如下图11所示。
图11整点报时模块仿真效果图
从图中可以看出,从59分50秒开始,输出的radio开始以f500hz的频率报时,当到达00分00秒时,输出信号频率为f1khz,到达00分01秒的时候之后便变为0,符合设计要求。
3.7控制显示模块
控制显示模块在整个数字钟的设计中起着非常重要的作用。
它的作用是将时间等数据用数码管显示的控制和数据传输模块,包括数据的传输以与BCD码译码等。
通过几个控制使能端将其不同功能时的时间在数码管上显示出来。
本模块中端口定义比拟多,下面是其所对应的功能。
Time_EN:
时间自动模式工作使能信号;
Timeset_EN:
时间设置使能信号;
Stopwatch_EN:
秒表使能信号;
Alarmclock_EN:
闹钟设置使能信号;
Radio_EN:
整点报时使能信号;
Time_disp_select:
时间显示位选信号;
Alarmclock_disp_select:
闹钟设置的显示位选信号;
Disp_select:
显示位选信号输出;
Disp_data:
经过译码之后显示的数据。
程序设计中,各使能端信号为1表示执行该功能,以时间自动工作模式使能信号有效为例说明,当Time_EN为1时,首先将时间显示位选信号isp_select的值赋给显示位选信号disp_select输出,定义time_disp_select的状态一共有6个,分别为100000、010000、001000、000100、000010和000001,其在各状态下分别依次表示将hour0、hour1、minute0、minute1、second0和second1的值赋给data,用case语句来实现,其实现语句如下:
if((Time_EN==1'b1)
begin
disp_select<=time_disp_select;
case(time_disp_select)
6'b100000:
Data<=hour1;
6'b010000:
Data<=hour0;
6'b001000:
Data<=minute1;
6'b000100:
Data<=minute0;
6'b000010:
Data<=second1;
6'b000001:
Data<=second0;
default:
Data<=4'b0;
endcase
在quartusⅡ下仿真图12如下:
图12控制显示模块当前时间使能端有效时译码的显示
从图中可以看出,在第一个时钟周期内,时间显示位选信号time_disp_select的值为000000,此时应执行case语句的default,Data的值为0;在第二个时钟周期内,time_disp_select的值为000001,此时对应其最后一种状态,将second0的值赋给Data,即Data的值为0110,从图中看,仿真结果正确,disp_data表示的是将当前数据译码显示之后七段数码管的显示,所以在第一个周期内值为1111110,表示值为0,与Data所表示的数对应。
依次类推,可将Data的值全部表示出来。
显示译码数据段主要程序如下:
case(Data)
4'b0000:
disp_data<=7'b1111110;
4'b0001:
disp_data<=7'b0110000;
4'b0010:
disp_data<=7'b1101101;
4'b0011:
disp_data<=7'b1111001;
4'b0100:
disp_data<=7'b0110011;
4'b0101:
disp_data<=7'b1011011;
4'b0110:
disp_data<=7'b1011111;
4'b0111:
disp_data<=7'b1110000;
4'b1000:
disp_data<=7'b1111111;
4'b1001:
disp_data<=7'b1111011;
default:
disp_data<=7'b0;
endcase
显示译码程序说明了0到9十个数在7段数码管中所对应的值,在case语句里面最重要的是一定不能忘了default,否如此仿真会发生所不希望看到的
结果。
如下图13为闹钟设置使能有效时仿真结果。
图13控制显示模块当闹钟设置使能信号有效时译码显示
从图中可以看出,当只有闹钟使能信号alarmclock_EN有效时,其七段数码管显示结果,与数字钟自动工作使能端的区别为闹钟设置使能端有效时只需对hour0、hour1、minute0和minute1进展设置,所以闹钟设置显示位选信号alarmclock_disp_select的状态只有4个,由于其同样需要将值赋给disp_select,为了统一期间,其值也设为6位,其4个状态分别为100000、010000、001000和000100。
其他与自动工作模式一样。
3.8顶层模块
将以上设计的各个模块组合起来,就可以得到多功能数字钟的整体仿真结果。
其主要作用是将各个模块衔接起来,图14为时钟正常工作模式下Quartus仿真结果。
图14整体仿真结果
4总结
4.1本次作业遇到的问题
在做本次作业中,遇到的问题主要有以下几个方面:
〔1〕软件的安装与学习。
在软件的安装过程中,首先通过自己从网上下载软件安装,第一次安装的时候未经破解,导致安装的软件虽然装上了,但是打不开,无法使用。
软件的学习过程中,首先经过上课讲解,自己从网上下视频的学习,运行了几个书上的小程序,对软件进展了熟悉。
〔2〕由于VerilogHDL这门语言对自己来说属于一个从未接触过的东西,所以学习起来比拟困难。
本次作业选择的题目为多功能数字钟,前面是资料的搜集与设计思路的理清,再有了一定的根底之后,开始对整个大的模块进展分模块分析设计。
〔3〕在作业的过程中,遇到了许多的问题,首先发现自己对软件的运用上存在的一些问题,如刚开始的时候没有生成功能网表,导致最后运行出错;还有没有选功能仿真的时候,波形出现了一些毛刺和延时。
〔4〕以为自己上课听懂了阻塞与非阻塞赋值的区别,结果的程序的书写上还是出现的问题,比如在秒表模块中,用的电平触发,刚开始的时候时候用的阻塞赋值,发现仿真波形有延时,以为是阻塞赋值的问题,将阻塞赋值改为了非阻塞赋值,延时问题还是没有解决,才发现进展的是时序仿真。
这是由于自己当时还是没有深刻的理解两者之间的区别,才造成的误解,给解决问题带来了一定的困扰。
〔5〕仿真过程中不够细心,比如在整点报时模块,波形输入的时候,将minute与second的值设置反了,造成找了一下午的问题,radio就是不报时,后来发现问题的时候,觉着特别不可思议,还把程序改了半天。
〔6〕在控制显示模块,波形文件仿真的过程中,由于其输入输出接口比拟多,为了看得更清楚期间,在数字钟正常工作模式下显示的过程中,将闹钟设置使能端去掉了,结果在仿真的过程中data跟disp_data就是没有值,后来发现原因是在将闹钟使能端去掉之后,不确定闹钟使能端是否有效。
造成没有显示结果,后来把闹钟使能段加上之后并将其置为0,仿真结果正确。
作业过程中,遇到的小问题不计其数,在多方努力之下,问题根本解决,这里就不一一列举。
总结出的宝贵经验就是要多看书,学会自己解决问题,一般的问题在看书找资料之后根本都能解决;还有就是一定要细心,这样可以防止很多不必要的麻烦。
4.2建议和总结
首先非常感谢教师在每周末还那么辛苦的给我们上课,真的使我学到了很多的东西,在此对教师致以深深的谢意!
对教师的建议就是可以在刚开始上课的时候就可以给同学布置一些小的作业,然后可以让同学慢慢接触一下软件,学一点浅显的编程,这样在最后写大作业的时候就不会感觉无从下手,以便起到一个循序渐进的作用。
附件
modulehour_counter(EN,clk,hour_data1,hour_data0,zox);
inputclk,EN;//时钟与使能端
output[3:
0]hour_data1,hour_data0;//小时的高位和低位
outputzox;//上下午指示模块
reg[3:
0]hour_data1,hour_data0;
regzox;
always(posedgeclk)
begin
if(EN==1'b1)
begin
if(hour_data0<4'b0011)
hour_data0<=hour_data0+4'b1;
else
begin
zox<=1'b0;
hour_data0<=4'b0;
if(hour_data1<4'b0001)
hour_data1<=hour_data1+4'b1;
else
begin
hour_data1<=4'b0;
zox<=1'b1;
end
end
end
end
endmodule
moduleminute_counter(EN,clk,minute_data1,minute_data0,EO);
inputclk,EN;
output[3:
0]minute_data1,minute_data0;分高位、低位
outputEO;//进位输出端
reg[3:
0]minute_data1,minute_data0;
regEO;
always(posedgeclk)//上升沿触发
begin
if(EN==1'b1)//使能端为1有效
begin
if(minute_data0<4'b1001)
minute_data0<=minute_data0+4'b1;
else
begin
EO<=1'b0;
minute_data0<=4'b0;
if(minute_data1<4'b0101)
minute_data1<=minute_data1+4'b1;
else
begin
minute_data1<=4'b0;
EO<=1'b1;
end
end
end
end
endmodule
3.分频模块
modulefdiv(clk,rst,f500hz,f200hz,f1hz);
inputclk,rst;//1KHz输入
outputf500hz,f200hz,f1hz;//分频出500HZ、200HZ、1HZ输出
regf500hz,f200hz,f1hz;
integerT1=0,T2=0;//两个常数变量,分频技术用
always(posedgeclk)//2分频
begin
if(!
rst)f500hz=0;
elsef500hz=~f500hz;
end
always(posedgeclk)//5分频
if(!
rst)
begin
f200hz<=0;
T2<=0;
end
else
begin
if(T2==4)
begin
T2<=0;
f200hz<=~f200hz;
end
elseT2<=T2+1;
end
always(posedgef200hz)//将200HZ信号200分频为1HZ
if(!
rst)
begin
f1hz<=0;
T1<=0;
end
else
begin
if(T1==199)
begin
T1<=0;
f1hz<=~f1hz;
end
elseT1<=T1+1;
end
endmodule
modulestopwatch(clk,f500hz,start,F_out);
inputclk,f500hz,start;//start为控制秒表信号
outputF_out;//输出,秒表工作方式
regF_out;
always(startorclkorf500hz)
begin
case(start)
1'b0:
F_out=clk;
1'b1:
F_out=f500hz;
default:
F_out=1'b0;
endcase