VIVADO中debug用法.docx
《VIVADO中debug用法.docx》由会员分享,可在线阅读,更多相关《VIVADO中debug用法.docx(11页珍藏版)》请在冰豆网上搜索。
VIVADO中debug用法
VIVADO中debug用法
VIVADO和ISE相比ChipScope已经大幅改变,很多人都不习惯。
在ISE中称为ChipScope而
VIVADO中就称为insystemdebug。
下面就介绍VIVADO中如何使用debug工具。
Debug分为3个阶段
1.探测信号:
在设计中标志想要查看的信号
2.布局布线:
给包含了debugIP的设计布局布线
3.分析:
上板看信号
一探测信号
探测信号有2种方法一种是直接在HDL源代码中用(*mark_debug=“true”*)标识出要探测的信号另一种是在综合过后的网表文件中添加标志。
1.在HDL源代码中添加标志
然后点击openSynthesizedDesign
然后点击Tools->SetUpDebug
点击Next
点击Add/RemoveNets
点击find会出来所有信号。
如果需要添加debug的信号,从左边框中选择所需信号,点击按钮加到右边来。
如果需要去除不需要的debug信号,从右边框中选择所需信号,点击按钮就去除了。
选好信号之后,在右下角点击Ok按钮。
在此框中为所有debug信号选择时钟域,选择debug信号,右键选择SelectClockDomain。
注意每一个时钟域对应一个单独的ILA2.0core。
在此框中选择所需时钟,点击ok
点击next
然后继续下面的Implement流程
点击Save保存修改后的工程
后面像以前一样等工程跑结束。
2.在网表文件中添加标志
网表文件添加标志,第一步也是打开综合后设计。
如下图所示
第二步是打开debug窗口
OpensynthesizedDesign之后,有2种方法来标志debug信号
(1)第一种方法是在Netlist窗口中选择信号,右键点击MarkDebug
(2)第二种方法是在Tools中选择SetupDebug推荐使用此方法
然后和前面一样继续跑工程。
二上板调试
上板的时候选择Openhardwaresession,然后Openanewhardwaretarget
选择next
选择next
选择Next
选择FPGA来配置文件
注意移到另一台电脑看debug信号时,必须将debug_nets.ltx文件和bit文件一起移过去。
如下图红框所示
如果需要设置触发条件,选择Windows–>DebugProbes
在DebugProbe窗口中选择需要设置的信号,然后设置触发条件。
在TriggerPos中可以设置抓取到触发信号跳变前N个时钟周期可以被抓到