汇编原理复习题答案文档格式.docx

上传人:b****5 文档编号:21477790 上传时间:2023-01-30 格式:DOCX 页数:14 大小:303.13KB
下载 相关 举报
汇编原理复习题答案文档格式.docx_第1页
第1页 / 共14页
汇编原理复习题答案文档格式.docx_第2页
第2页 / 共14页
汇编原理复习题答案文档格式.docx_第3页
第3页 / 共14页
汇编原理复习题答案文档格式.docx_第4页
第4页 / 共14页
汇编原理复习题答案文档格式.docx_第5页
第5页 / 共14页
点击查看更多>>
下载资源
资源描述

汇编原理复习题答案文档格式.docx

《汇编原理复习题答案文档格式.docx》由会员分享,可在线阅读,更多相关《汇编原理复习题答案文档格式.docx(14页珍藏版)》请在冰豆网上搜索。

汇编原理复习题答案文档格式.docx

2.8086当CPU执行INAL,DX指令时,该信号线为

(2)电平。

A.高B.低C.ECLD.CMOS

3.用1024×

1位RAM芯片设计一个128KB的存储器系统,问需要有()片芯片组成。

A.1024B.2048C.128D.256

【答案】A

4.若用存贮芯片(32K×

1)构成8086/8088的1M存贮器系统要用()。

A.8片B.16片C.32片D.64片

【答案】C

5.在8086/8088CPU中,一个最基本的总线读写周期由

(1)时钟周期(T状态)组成。

⑴A.1个B.2个C.4个D.6个

6.若32K×

4位SRAM芯片具有4条数据线,则它具有的地址线条数为:

______。

A、13B、14

C、15D、16

7.8086CPU通过

(1)控制线来区分是存储器访问,还是I/O访问。

A.M*/IOB.DEN*C.ALED.MN/MX*

8.在8086中,(BX)=8282H,且题中指令已经读出,则执行INC[BX]指令需要的总线周期数为()。

A.0B.1C.2D.3

9.微机中控制总线传送的是()

A.给存储器和I/O接口地址码。

B.CPU向内存和I/O接口发出的命令信号。

C.存储器和I/O设备向CPU传送的状态信号

D.B和C

【答案】D

10.当存储器读写速度较慢时,需产生一个READY信号以实现与CPU的同步,CPU将在总线周期的________时候采样该信号。

A.T2下降沿B.T3下降沿C.T2上升沿D.T3上升沿

11.8086CPU在执行MOVAL,[BX]指令的总线周期内,若BX存放的内容为1011H,则BHE*和A0的状态是_____________。

A.0,0B.0,1C.1,0D.1,1

12.8086有两种工作模式,最小模式的特点是().

A.CPU提供全部控制信号B.由编程进行模式设定

C.不需要8286收发器D.需要总线控制器8288

13.8086CPU在进行I/O读操作时,M*/IO,DT/R*和必须是()。

A.00B.01C.10D.11

14.当8088CPU组成最小模式时,IO/M*=“1”,RD*=“0”,WR*=“1”时,完成的操作为______。

A、存储器读B、存储器写

C、I/O读D、I/O写

15.为改善高速的CPU与主存存取速度的不平衡,可采用____。

A、虚拟存储器B、辅助存储器

C、高速缓存存储器(Cache)D、以上都不行

16.8088/8086CPU工作在最大模式时的基本连接是______。

A、MN/MX*接高电平,不用总线控制器

B、MN/MX*接高电平,用总线控制器

C、MN/MX*接地,用总线控制器

D、MN/MX*接地,不用总线控制器接

17.8088执行一个总线周期最多可传送()字节。

A.1个B.2个C.3个D.4个

18.在微处理器发出地址信息并稳定后,当()后,通知接口芯片,片选信号CE已稳定,输入口已与数据总线接通,微处理器可以进行读操作。

A.

有效、M/

=LB.

=H

C.

=LD.

19.8.8086有两种工作模式,最大模式的特点是()。

A.M/IO引脚可直接引用B.由编程进行模式设定

C.需要总线控制器8288D.适用于单一处理机系统

20.8086有两种工作方式,当8086处于最小方式时,MN/

接()

A.+12VB.-12VC.+5VD.地

21.8086/8088执行一个总线周期是在()之后插入TW。

A.T1B.T2C.T3D.T4

22.CPU对存储器进行读/写操作时,所述正确的是______。

A、需要数据信号、地址信号、片选信号和读/写信号

B、仅需要片选信号、读/写信号

C、仅需数据信号、片选信号

D、仅需要地址信号、读/写信号

23.若256K×

8位的SRAM芯片具有8条数据线,则它的地址线条数为____。

A、14B、15

C、17D、18

24.现有4K×

8位的RAM芯片,它所具有的地址线条数应是()条。

A.12B.13C.11D.10

25.存取时间是指()

A.存储器的读出时间

B.存储器进行连续读和写操作所允许的最短时间间隔

C.存储器进行连续写操作所允许的最短时间间隔

D.存储器进行连续读操作所允许的最短时间间隔

26.地址译码的作用是()

A.设计接口B.区分不同外设

C.接至地址总线D.向外设输出数据

27.某一存储器芯片,其地址引脚线为16根,数据输出线为8根,那么其容量可表示为______。

A、1K*8位B、16K*8位C、32K*8位D、64K*8位

三、填空题

1.高速缓冲存储器的英文名称是____________。

【答案】Cache

 

2.欲将EPROM的信息擦除可用紫外线照射。

光照后的EPROM输出全为_______。

【答案】1

3.微处理器设置片内Cache主要目的是________。

【答案】缓解主存与CPU的速度之差

4.半导体静态RAM靠_______存储信息,半导体动态RAM靠_______来存储信息。

【答案】触发器(原理)电容(存储电荷的原理)

5.在动态存储器2164的再生周期中,只需要________地址,所以在RAS*和CAS*这两个信号中,只有_________变为低电平。

【答案】行,RAS*

6.已知某微机控制系统中的RAM容量为2K×

8位,首地址为2000H,其最后一个单元的地址是___________

【答案】27FFH

7.8088CPU芯片引脚包括________条地址线,_______条数据线,地址线和数据线是采用______________方式共用引脚的。

【答案】20,8,分时复用

8.8088/8086系统总线包括数据总线、__________和__________。

【答案】地址总线控制总线

9.8086/8088CPU提供了接受外部中断请求信号的引脚是__________和__________。

【答案】NMI、INTR

10.8088CPU工作在最大模式时,存储器的读信号是由__________提供的。

【答案】总线管理器

11.8086的M/IO*引脚是________________总线中的一条。

【答案】控制

12.在8088读周期中,当CPU对速度相对较慢的存储器或外设进行读操作时,往往需要通过检测________信号,使之达到适配。

【答案】READY

13.8086根据所构成系统大小的不同,可以工作在最大方式或最小方式。

在最大方式下,系统需使用________来形成总线周期。

【答案】总线控制器8288

14.动态RAM是以_______作为一个基本的存储单元。

【答案】单MOS管配上记忆电容

四、应用题

1.已知RAM芯片和地址译码器的引脚如题五图所示,试回答如下问题:

(1)若要求构成一个8K×

8的RAM阵列,需几片这样的芯片?

设RAM阵列组占用起始地址为El000H的连续地址空间,试写出每块RAM芯片的地址空间。

(2)若采用全地址译码方式译码,试画出存储器系统电路连接图;

【答案】

(1)题中所示RAM芯片有12根地址线和4根数据线,因此一片这样的RAM芯片其存储容量为212*4bit=4K*4bit,若需构成8K*8的RAM阵列,共需(8K*8)/(4K*4)=4片。

这4片RAM芯片应分成2个芯片组,每个芯片组中RAM芯片的地址线A11~A0、读写控制线WE*和片选控制线CS*都连在一起,因此每组中的RAM芯片占用的地址空间完全一样,只是分别提供高4位和低4位的数据,这两个芯片组的地址空间分别为:

①组E1000H~E1FFFH和②组E2000H~E2FFFH。

(2)全译码系统的电路连接可以如下图所示。

图中4个芯片的WE*控制线和A11~A0地址线是连接在一起的。

2.如某系统中地址总线为16根(A0-A15),用容量8K*8位的存储器芯片,从地址范围0000H--3FFFH扩充存储器,用LS138译码芯片,全译码方式,画出芯片与系统总线的连接图(数据总线省略),并分别标出每片芯片的地址范围。

3.如某系统中地址总线为16根(A0-A15),用容量是32K*8位的存储器芯片扩充到64K*8位,画出芯片与地址总线的连接图(数据总线省略),并分别标出每片存储器芯片的地址范围。

系统总线如下图

芯片1的地址范围:

芯片2的地址范围:

0000H---7FFFH;

8000H---FFFFH;

五、简答题

1.若用EPROM2764(8K×

8b)和SRAM6264(8K×

8b)组成8KROM和16kRAM存储系统,需要多少芯片?

地址线中哪些位参与片内寻址?

哪些位用作芯片组寻址?

(设系统地址总线为20位,采用全地址译码)。

1片2764,2片6264

地址线中A0~A12参与片内寻址

地址线中A13~A19用作芯片组寻址

2.设某系统的CPU有地址线16条,连接了4KROM和1KRAM。

已知ROM用8708芯片(1024×

8),RAM用2114芯片(1024×

4)。

若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少?

4片ROM地址范围是F000H~F3FFH,F400H~F7FFH,F800H~FBFFH,FC00H~FFFFH;

RAM的地址范围是0000H~03FFH。

3.采用全译码方式和6264芯片,在内存的40000H~43FFFH区间扩充RAM,画出芯片与8088最大组态下形成的系统总线的连线图。

4.采用2716芯片,在首地址2000H处扩充容量8KB的内存,画出最大组态下系统总线连接示意图,采用部分译码。

5.若微机有16条地址线,使用SRAM2114(1K*4)存储芯片组成存储系统,问采用线译码时统的存储容量最大为多少?

此时需要多少个2114芯片?

由2114容量1K*4位知,片内有10条地址线,故还有6条地址线作为片选信号,一组两片构成1K*8位的存储器,因此最大容量为6*1K*8位=6KB。

需要12片2114存储芯片

6.微机硬件存储器分成哪几级?

RAM与CPU的接口主要有哪几部分?

【答案】高速缓冲存储器,主(内)存储器,外部(后备)存储器。

RAM与CPU的接口主要有三部分:

地址线的连接,数据线的连接,控制线的连接

7.已知某系统存储器扩展如图所示,试分析

(1)2764和6116分别是什么芯片?

(2)27641#,27642#,6116的地址范围?

6116芯片是RAM;

2764芯片是EPROM;

27641#地址46000H~47FFFH;

27642#地址4A000H~4BFFFH;

6116地址4E000H~4FFFFH

8.下图是一个存储器系统,地址总线共有20位,数据总线8位,试分析电路,回答问题。

1)单片EPROM和单片SRAM的容量各为多少?

2)74LS138的作用是什么?

3)EPROM2的地址范围是多少?

1)EPROM单片容量为4K×

8位,SRAM单片容量为2K×

8位。

2)74LS138的作用是译码。

3)ERROM2的地址范围为:

F9000H~F9FFFH。

9.用1024*1位RAM构成128KB存储系统,各需要多少RAM芯片?

多少位地址作为片内和片外译码?

系统20位地址,8位数据线,采用全译码方式。

【答案】8片一组,共需128组,共8*128片,片内10位地址,片外10位译码

10.如图所示,电路主要由两片存储器芯片及3-8译码器组成,根据电路回答以下问题:

1.IC1、IC2各是什么类型的存储器?

(ROM或RAM)

2.IC1、IC2各自的存储容量是多少?

3.写出IC1、IC2各自的地址范围。

1.IC1是RAM;

IC2是ROM。

2.IC1是8KB;

IC2是16KB。

3.IC1:

BA000H~BBFFFHIC2:

FC000H~FFFFFH

.

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 初中教育 > 科学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1