福师《EDA技术》在线作业二0002211AWord下载.docx
《福师《EDA技术》在线作业二0002211AWord下载.docx》由会员分享,可在线阅读,更多相关《福师《EDA技术》在线作业二0002211AWord下载.docx(3页珍藏版)》请在冰豆网上搜索。
CPLD
C:
CPU
D:
ASIC
答案:
A,B
目前常用的硬件描述语言为:
()。
Verilog
VHDL
和VC
VB
下面哪些是专业提供PLD器件厂商()。
Xilinx
Altera
Lattice
Micsoftware
A,B,C
按照处理的HDL语言类型,仿真器可以分为()。
VerilogHDL仿真器
VHDLHDL仿真器
混合仿真器
SPLD器件分为几类()。
PROM
PLA
PAL
GAL
A,B,C,D
基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段()。
设计输入
综合
布局布线
仿真和编程
下面哪些是专业提供第三方EDA软件工具的公司()。
Cadence
Mentor
Synopsys
Synplicity
基于EDA技术的设计中,通常有两种设计思路()。
自顶向下
自底向上
自前向后
自后向前
衡量仿真器性能的重要指标有哪些()。
仿真速度
仿真的准确性
仿真的易用性
布局布线完成后会产生哪些文件()。
芯片资源耗用的报告
EDIF
延时网表
器件编程文件
Alter的FPGA器件主要由两类配置方式:
主动配置方式和被动配置方式。
错误
正确
B
PLD按照可编程的次数分为两类:
一次性编程器件和可多次编程器件。
IP核中的硬核可靠性高,能确保性能,能够很快投入使用。
综合指的是将较高级抽象层次的设计描述自动转化为较低层次描述的过程。
Verilog程序的基本设计单元是“模块”(module)。