《数字电子技术》综合复习资料docxWord文件下载.docx
《《数字电子技术》综合复习资料docxWord文件下载.docx》由会员分享,可在线阅读,更多相关《《数字电子技术》综合复习资料docxWord文件下载.docx(16页珍藏版)》请在冰豆网上搜索。
3.
A+B+C二
A+B+C
B.
ABCC.
A.B.C
D.ABC
4.
下而逻辑式中,
正确的是
c
A(A+B)=B
A(A+B)=A
C.A(A+B)=AB
D.A(A+B)=A+AB
5.
设F二AB+CD,
则它的反函数是
F=(A+B)
(C+D
)B.F=(
A+B)(C+D)C・
戸二A+B^C+D
D.F=AB^D
6.逻辑表达式A(B+C)二AB+AC的对偶式是。
A.A+BC+B)(A+C)B.A+BC=(A+B)(A+C)C.AB+AOA(B+C)
D.A+BC=(A+B)(A+C)
7.F二A㊉(A㊉3)的值是o
A.BB.AC.A㊉BD.A0B
&
最小项APC万的相邻项是。
A.ABCDB.ABCDC.ABCDD.ABCD
9.F^ABC^ABC+ABC+AB,F2=AB+B(A㊉C),它们之间的关系是。
XF、=F?
B.片二耳C.F}=F2D.Fi=F2
三、分析题(每题10分)。
1.化简下列函数为最简函数:
(1)F—AB-\-A.CBC
(2)F=(A+B)(AB+C)
⑶F=ABC+ACD-^AC
⑷F=A(C+BD)(A+BD)+B(C+DE)+BC
(5)F{Abc、d>
二工(4,5,6,131415)+工①(8,94(X12)
(6)F(Ab、c、D)=》(0,⑶415)+工①(1,2,3,8,9,10,11)
四、设计题(每题10分)。
第三章
非门的负载是指它的输出端所接的其他电路C它分为两种情况:
负载电流流入非门的叫
—负载;
负载电流从非门流出的叫负载。
9.TTL的含义是o
10.CMOS电路具有功耗,抗干扰能力__和稳定性的优点。
11.MSI的含义是c
12.若TTL与非门的标准输入端高、低电平分别是〃刃、UlL,开门电平、关门电平分别为乙、
%,则其高电平噪声容限为,低噪声容限为o
13.开路门在使用时,在输出端和电源之间要接一合适的o
14.三态门的三个状态分别是、、o
15.TTL或非门多余输入端应接电平。
10.某一TTL与非门,其输入高电平电流/阳二10UA,输入低电平电流^=1.5mA,输出高电平
电流h)H-4mA,输出低电平电流①二15mA。
则其扇出系数N二
A.8B.120.10D.40
11.开路门在使用时,输出端要o
A.开路B.直接接电源C.与地之间接一电阻D・与电源之间接一电阻
12.三态门有一使能控制端,当使能有效时,正确的是。
A.输出端为高阻态B.输出端为高电平C.输出端为低电平D.输出与输入间有正常的逻辑关系
2.TTL电路拉电流的负载能力小于5mA,灌电流的负载能力小于20mA,开门电平/-5=4mA,IiH=40uA,关门电平Uoff>
0.8VO有人根据图3.1(a)〜(d)逻辑图,写出£
〜坊的逻辑表达式为:
F.=F?
=AB+CDF.=AB^-CDF4=AB+CD
判断这些表达式是否正确,并简述理由。
(a)(b)(c)(d)
图3.1
在举重比赛中,有甲、乙、丙三名裁判,其中甲为主裁判,乙、丙为副裁判,当主裁判和一名以上
(包括一名)副裁判认为运动员上举合格后,才可发出合格信号。
试用与非门设计一个电路实现此逻辑丙数。
第四章
16.组合逻辑电路的特点是记忆功能;
时序逻辑电路的特点是记忆功能。
17.数据选择器又称器。
18.编码器有10个输入,则输出应有位?
19.数据分配器一般用器实现其功能。
13.异或门实现六位码&
、&
、亦、&
的奇校验电路,要求当奇数个1时,输出为y=l,否则y二0,则其逻辑表达式y二。
A.aiazasaiaseuB.ai+az+as+a-i+as+ao
C.&
㊉出㊉g㊉&
㊉亦㊉氐D.ai0a2©
a30a.i0a5Oa6
14.设S|S°
为四选一数据•选择器的地址输入端,X。
〜X3为数据•输入端,Y为数据输出端,则Y二
51soxo+s,soxi+s1sox2+s1sox3
S30X3+s1sox2+sIsox1+sIsoxo
D.
S1S°
X+S|S°
X+S]s0x+s,s0x0
15・十六路数据选择器,其地址输入(选择控制输入)端有个。
A.16B.2C.4D.8
16.八路数据分配器,其地址输入端(选择控制输入端)有个。
A.8B.4C.3D.16
17.一位8421BCD码译码器的数据输入线与译码器输出线组合是—
A.4:
16B.1:
10C.4:
10D.2:
4
3.—个由3:
8线译码器构成的逻辑电路如图3.2所示,写出逻辑函数许,坊的表达式。
4.八路数据选择器构成的电路如图3.3所示,仏、A、观为地址码,〜为数据输入,写岀
该电路所实现的函数F的逻辑表达式。
6.如图3.4所示是一个用四位加法器构成的代码变换电路,若输入信号EpE?
、£
、耳)为余的
3BCD代码,说明输出端53S25,S0是什么代码。
S3S2SiSo
Co四位加法器Ci
A3A2AiAoB3B2B[Bo
图3.4
四、设计题(每题io分)。
1.己知输入信号A.B、C、〃的波形如图4.1所示,试用最少与非门设计能产生输岀尸波形的组
2.现有三台用电设备A】、扎、Aa,每台用电设备均为10kW.。
由两台发电机组供电,Yi发电机组的的功率为20kW,Y2发电机组的功率为10kW。
设计一个供电控制系统,当三台用电设备同时工作时,£
、丫2均启动;
两台用电设备工作时,Yi启动;
一台用电设备工做时,丫2启动。
试分别用与非门和3线-8线译码器74138实现之。
3.交通灯的亮与灭的有效组合如题图4.2所示,如果交通灯的控制电路失灵,就可能岀现信号灯的亮与灭的无效组合,试设计一个交通控制灯失灵检测电路,检测电路要能检测岀任何无效组合。
要求用最少与非门实现。
4.用最少与非门设计8421BCD码伪输入码检测电路。
当有伪输入码时,使检测电路输出为逻辑1。
5.试用一片四位二进制全加器T692(图4.3所示),将余3码转换为8421BCD码
1111
COT692CI
■—
山,丁屜…川…止BzJBjBiBo
Illi1111
图4.3
6.用数据选择器MUX实现F=A㊉〃㊉C,要求:
(1)・用2选1MUX实现:
(要求完全使用2选1MUX,不能用附加逻辑门)
(2).用4选1UUX实现;
(3).用8选1UUX实现。
第五章
20.不需要时钟脉冲CP的置零方式称为置零。
21.D触发器的次态方程是Jo
22.对于JK触发器,当J二K时,则可完成触发器的功能,若K二几则可完成
触发器的功能。
23.在组合逻辑电路中,若出现斥理・A,则有可能产生型冒险。
24.若奇数个1相异或,其结果为。
25.欲将一个存放在移位寄存器中的二进制数乘以16,需要个移位脉冲。
26.
欲将1kHz的脉冲信号分频为100Hz,应选用进制计数器。
19.有一个与非门构成的基本RS触发器,欲使其输出状态保持原态不变,其输入信号
应为
23.JK触发器,若K=Jf则触发器变为触发器。
A.RSB.不变C.DD.T
24.用门个触发器构成计数器,可得到的最大计数长度(模值)为
A.nB2nC.n2D・2n
7.
图3.5中各个触发器的次态方程,并按照所给的CP信号,画出各个触发器的输出波形(设初始态为0)o
cp―I~LJ~l_l~~1_1~~LJ~~l_l~LI1_
a
b
C
d
8.析图3.6(a)所示同步计数电路,作出状态转移表和状态图。
计数器是几进制计数器?
能否自启动?
并画出在时钟作用下的各触发器输出波形。
图3.6
9.析图3.7所示的同步时序电路,作出状态转移表和状态图,说明它是摩尔型电路还是米里型电路。
当X=1和X二0时,电路分别完成什么功能?
E3.7
10.写出题图3.8(a)所示电路输出逻辑函耳数的表达式。
写出图3.8(b)所示电路,当EN二0吋,
°
、I)?
和°
、q及EN二1时0、I)?
和Q、的逻辑关系。
Ve.
(b)
(a)
11.
⑴写出图3.9(b)(c)所示各电路的逻辑表达式;
图3.9
7.试用JK触发器设计一个同步五进制计数器,已知状态转移的编码是:
000Et时血OUL
8.
(1)7490为异步二-五-十进制集成计数器,用置0法构成6进制计数器。
(2)用两片同步十进制集成计数器74160构成23进制计数器。
(3)74161为同步十六进制集成计数器,用置数法(置0000)构成7进制计数器。
第六章-、填空题(每空2分)。
27.ROM的含义是o
28.—个16KB的RAM,具有根地址线,根数据•线。
26.有一个64KX8的RAM的基本存储单元数为个。
A.64B.8C.64X8D.64X1024X8
27.有一个64KX8的RAM,其地址线数应为。
A.16B.8C.64X1024D.64
9.
(1)试用256X4的RAU,组成一个1KX8的RAM,画出逻辑电路图。
(2)试用2114(1024X4为的RAM)及一个非门扩展2024X8位的RAM。
图310
第七章
28.集成电路555是一器件,可用于o
A.编码器,编译B.RAM,存储数据C.定时器,产生正弦波D.定时器,波形的产生和变换
12.由555沱时器构成的施密特触发器如图3.10所示,当输入三角波时,试画出相应的输
出波形,并求出该电路的回差电压。
O5V
—°
%
4V
第八章-、填空题(每空2分)。
29.ADC的含义是o
30.根据电阻解码网络的不同,D/A可分为、和电阻网络三类。
29._个8位的D/A的分辨率No
A.8%B.1/255C.1%D.2/256
30.A/D分类:
⑴逐次逼近型,⑵并联比较型,⑶双积分型,⑷电压频率变换型,其中工作速
度最快的是三、分析题(每题10分)。
13.
在图3.11所示电路中,若C/r“.=10V,心二R/2,求当数字输入092)二101时,各个模拟开
图3.11
参考答案
-、填空题(每空2分)
1.(10110)2
2.(11.01)2
3.(10011010)2
4.(1151)8
5.42
6.(00100000.0111)8421
7.(10111)
8.灌电流,拉电流
9.品体管逻辑电路
10.低。
强。
好
11.中规模集成电路或middlescaleintegration
12..Uoi-Uon,Uofp-Uii.
14.负载电阻
15.1.0.高阻
16.低
17.无有
18.多路转换
4
19.译码
20.异步
21.D
22.TD
23.1
24.1
25.4
26.10
27.onlyreadmemory只读存储器
28.15;
8
29.
AnaloytoDigitalConverter.模数转换
30.
权、T型和倒T型
二、选择题(每小题2分)
l.A;
2.B;
3.C;
4.B;
5.B;
6.B;
7・A;
8.B;
9.A;
10.C;
11.D;
13.C;
14.A;
15.C;
16・C;
17.C;
18・A;
19・D;
20・A;
21・C;
22・D;
23.C;
24・D;
25.B;
26・D;
27・A;
28・D;
29・B;
30.B;
三、
分析题(每小题10分)
1.
(1)1;
(2)AC+BC;
(3)AB+AC+CD;
(4)B;
(5)BC+AB+BD;
(6)方+ABC+ABD
(a)错,输出端不能并联,(b)错,拉电流16mA>
5mA;
(c)错,输入端接低电阻200Q,输出端恒为1;
(d)能正常工作
F1=71+72+73+77=ABC+ABC+ABC+ABC;
F2=Y3+Y5+Y6+Y7=ABC+ABC+ABC+ABC
F=(1,4,5)
8421BCD码
6.
图形略
该电路是五进制计数器可以自启动。
8.
X=0时模4加计数器X二1时模4减计数器
9.
(a)F二AB+CF2(b)EN二0,OlDi,02=D2;
EN二1,Di=0.,D2=0,;
10.
F2=A+BCF3=AB+~BC
2V
12.
-6.25V
四、
设计题(每小题10分)。
1.略
2.F=AC+CD+BC,然后变成与非形式。
3.n=£
j3,5,6,7);
叫Z”(1,2,4,7)
4.F=AB+AC+BC
5.F=X8X4+X8X2
7.F=ABC+ABC+ABCABC
8.J()=Q2,K°
=1,J、=K、=Q°
丿2=0’K2=1
9.略
10.
(1)需地址线10根,扩2根;
图略。
参考教材图。
(2)需4片,图略。