电子技术考题大全及答案完整版Word格式.docx

上传人:b****6 文档编号:20393810 上传时间:2023-01-22 格式:DOCX 页数:31 大小:23.85KB
下载 相关 举报
电子技术考题大全及答案完整版Word格式.docx_第1页
第1页 / 共31页
电子技术考题大全及答案完整版Word格式.docx_第2页
第2页 / 共31页
电子技术考题大全及答案完整版Word格式.docx_第3页
第3页 / 共31页
电子技术考题大全及答案完整版Word格式.docx_第4页
第4页 / 共31页
电子技术考题大全及答案完整版Word格式.docx_第5页
第5页 / 共31页
点击查看更多>>
下载资源
资源描述

电子技术考题大全及答案完整版Word格式.docx

《电子技术考题大全及答案完整版Word格式.docx》由会员分享,可在线阅读,更多相关《电子技术考题大全及答案完整版Word格式.docx(31页珍藏版)》请在冰豆网上搜索。

电子技术考题大全及答案完整版Word格式.docx

D、计数模错误

10.晶闸管触发电路所产生的触发脉冲信号必须要()。

A、有一定的电位

B、有一定的电抗

C、有一定的频率

D、有一定的功率

11.锯齿波触发电路中的锯齿波是由()对电容器充电以及快速放电产生的。

A、矩形波电源

B、正弦波电源

C、恒压源

D、恒流源

12.下列不属于常用稳压电源电子单元电路的功能有()。

A、输出电压稳定

B、抗干扰能力强

C、具有一定过载能力

D、波形失真小

13.微分集成运放电路反馈元件采用的是()元件。

A、电感

B、电阻

C、电容

D、三极管

14.过零比较器可将输入正弦波变换为()。

A、三角波

B、锯齿波

C、尖顶脉冲波

D、方波

15.组合逻辑电路常采用的分析方法有()。

A、逻辑代数化简

B、真值表

C、逻辑表达式

16.组合逻辑电路的译码器功能有()。

A、变量译码器

B、显示译码器

C、数码译码器

17.时序逻辑电路的波形图是()。

A、各个触发器的输出随时钟脉冲变化的波形

B、各个触发器的输入随时钟脉冲变化的波形

C、各个门电路的输出随时钟脉冲变化的波形

D、各个门的输入随时钟脉冲变化的波形

18.移位寄存器可分为()。

A、左移

B、右移

C、可逆

19.555定时器构成的多谐振荡电路的脉冲频率由()决定。

A、输入信号

B、输出信号

C、电路充放电电阻及电容

D、555定时器结构

20.当74LS94的控制信号为11时,该集成移位寄存器处于()状态。

D、并行置数

21.当74LS94的Q0经非门的输出与SL相连时,电路实现的功能为()。

A、左移扭环形计数器

B、右移扭环形计数器

22.集成译码器74LS42是()译码器。

A、变量

B、显示

C、符号

D、二--十进制

23.集成译码器74LS48可点亮()显示器。

A、共阴七段

B、共阳七段

C、液晶

D、等离子

24.集成二--十进制计数器74LS90是()计数器。

A、异步二--五--十进制加法

D、同步十进制可逆

25.一片集成二—十进制计数器74L160可构成()进制计数器。

A、2至10间的任意

B、5

C、10

D、2

26.集成运放电路(),会损坏运放。

A、电源数值过大

B、输入接反

C、输出端开路

D、输出端与输入端直接相连

27.集成运放电路的()可外接二极管,防止其极性接反。

A、电源端

B、输入端

C、输出端

D、接地端

28.集成或非门的多余引脚()时,或非门被封锁。

A、悬空

B、接高电平

C、接低电平

D、并接

29.集成或非门被封锁,应检查其多余引脚是否接了()。

B、高电平

C、低电平

30.由或非门组成的基本RS触发器,当RS为()时,触发器处于不定状态。

A、00

D、11

31.JK触发器,当JK为()时,触发器处于置1状态。

D、11

32.时序逻辑电路的置数端有效,则电路为()状态。

A、计数

B、并行置数

C、置1

D、清0

33.时序逻辑电路的集成移位寄存器的移位方向错误,则是()有问题。

A、移位控制端

B、清零端

C、脉冲端

D、输出端

34.晶闸管触发电路所产生的触发脉冲信号必须要()。

A、与主电路同步

C、有一定的电位

D、有一定的频率

35.锯齿波触发电路由锯齿波产生与相位控制、脉冲形成与放大、强触发与输出、()等四个环节组成。

A、矩形波产生与移相

B、尖脉冲产生与移相

C、三角波产生与移相

D、双窄脉冲产生

36.锯齿波触发电路中双窄脉冲产生环节可在一个周期内发出间隔()的两个窄脉冲。

A、60°

B、90°

C、180°

D、120°

37.下列不属于常用输出电子单元电路的功能有()。

A、取信号能力强

B、带负载能力强

C、具有功率放大

D、输出电流较大

38.积分集成运放电路反馈元件采用的是()元件。

A、电阻

B、电感

C、电容

D、二极管

39.滞回比较器的比较电压是()。

A、固定的

B、随输出电压而变化

C、输出电压可正可负

D、与输出电压无关

40.组合逻辑电路的设计是()。

A、根据已有电路图进行分析

B、找出对应的输入条件

C、根据逻辑结果进行分析

D、画出对应的输出时序图

41.组合逻辑电路的比较器功能为()。

A、只是逐位比较

B、只是最高位比较

C、高位比较有结果,低位可不比较

D、只是最低位比较

42.时序逻辑电路的状态表是由()。

A、状态方程算出

B、驱动方程算出

C、触发器的特性方程算出

D、时钟脉冲表达式算出

43.数码存储器的操作要分为()部进行。

A、4

B、3

C、5

D、6

44.555定时器构成的单稳态触发器单稳态脉宽由()决定。

C、电路电阻及电容

45.当74LS94的控制信号为00式时,该集成移位寄存器处于()状态。

C、保持

46.当74LS94的Q3经非门的输出与Sr相连时,电路实现的功能为()。

A、左移环形计数器

B、右移扭环形计数器

47.集成显示译码器是按()来显示的。

A、高电平

C、字型

48.集成译码器74LS47可点亮()显示器。

A、共阴七段

B、共阳七段

49.集成计数器74LS161是()计数器。

A、二进制同步可预置

B、二进制异步可预置

C、二进制同步可清零

D、二进制异步可清零

50.一片集成二一十进制计数器74LS90可构成()进制计数器。

A、2至10间德任意

B、5、

51.集成运放电路(),会损坏运放。

A、输出负载过大

B、输出端开路

C、输出负载过小

52.集成运放电路的输出端外接()防止负载过大而损坏器件。

A、三极管

B、二极管

C、场效应管

D、反串稳压管

53.集成与非门的多余引脚()时,与非门被封锁。

B、接高电平

C、接低电平

54.集成与非门被封锁,应检查其多余引脚是否接了()。

B、高电平

C、低电平

55.可控RS触发器,易在CP=1期间出现()现象。

A、翻转

B、置零

D、空翻

56.时序逻辑电路的清零有效,则电路为()状态。

B、保持

D、清0

57.JK触发器,当JK为()时,触发器处于置零状态。

B、01

58.时序逻辑电路的数码寄存器结果与输入不同,是()有问题。

A、清零端

B、送数端

59.晶闸管触发电路所产生的触发脉冲信号必须要()。

A、有一定的电抗

B、有一定的移相范围

60.锯齿波触发电路由锯齿波产生与相位控制、脉冲形成与放大、()、双窄脉冲产生等四个环节组成。

C、强触发与输出

D、三角波产生与移相

61.锯齿波触发电路中调节恒流源对电容器的充电电流,可以调节()。

A、锯齿波的周期

B、锯齿波的斜率

C、锯齿波的幅值

D、锯齿波的相位

62.()用来观察电子电路信号的波形及数值。

A、数字万表

B、电子毫伏表

C、示波器

D、信号发生器

63.当集成译码器74LS138的3个使能端都满足要求时,其输出端为()有效。

B、低电平

64.两片集成计数器74LS192,最多可构成()进制计数器。

A、100

B、50

D、9

65.集成运放电路(),会损坏运放。

A、两输入端电压过高

B、输入电流过大

C、两输入端短接

D、两输入端接反

66.集成运放电路的电源端可外接(),防止其极性接反。

A、二极管

B、三极管

D、稳压管

67.集成编码器的()状态不对时,编码器无法工作。

C、淸零端

D、控制端

68.集成译码器无法工作,首先应检查()的状态。

69.由与非门组成的可控RS触发器,当RS为()时,触发器处于不定状态。

70.JK触发器,当JK为()时,触发器处于翻转状态。

71.时序逻辑电路的计数控制端无效,则电路处于()状态。

B、保持

D、置0

72.时序逻辑电路的计数器直接取相应进制数经相应门电路送到()。

A、异步清零端

B、同步淸零端

C、异步置数端

D、同步置数端

73.晶闸管触发电路所产生的触发脉冲信号必须要()。

A、有一定的频率

C、有一定的宽度

D、有一定的电位

74.锯齿波触发电路由()、脉冲形成与放大、强触发与输出、双窄脉冲产生等四个环节组成。

A、锯齿波产生与相位控制

B、矩形波产生与移相

C、尖脉冲产生与移相

75.锯齿波触发电路中的锯齿波是由恒流源对()充电以及快速放电产生的。

A、电阻器

B、蓄电池

C、电容器

D、电抗器

76.39下列不属于常用输入单元电路的功能有()。

A、取信号能力强

B、抑制干扰能力强

C、具有一定信号放大能力

D、带负载能力强

77.40下列不属于集成运放电路线性应用的是()

A、加法运算电路

B、减法运算电路

C、积分电路

D、过零比较器

78.41下列不属于集成运放电路非线性应用的是()

A、加法运算电路

B、滞回比较器

C、非过零比较器

D、过零比较器

79.42列不能用于构成组合逻辑电路的是()

A、与非门

B、或非门

C、异或门

D、触发器

80.43下列不属于时序逻辑电路的计数器进制的为()

A、二进制计数器

B、十进制计数器

C、N进制计数器

D、脉冲计数器

81.44()用来提供一定波形及数值的信号。

A、数字万用表

B、电子毫伏表

C、示波器

D、信号发生器

82.当74LS94的SL与Q0相连时,电路实现的功能为()

A、左移环形计数器

B、右移环形计数器

C、保持

D、并行置数

83.集成译码器与七段发光二极管构成()译码器。

B、逻辑状态

C、数码显示

D、数值

84.时序逻辑电路的清零端有效,则电路为()状态。

B、保持

C、置1

D、清0

85.下列不属于常用中间电子单元电路的功能有()。

A、传输信号能力强

B、信号波形失真小

C、电压放大能力强

D、取信号能力强

86.反相比例运放电路应加的反馈类型是()负反馈。

A、电压串联

B、电压并联

C、电流并联

D、电流串联

87.集成运放电路线非性应用要求()。

A、开环或加正反馈

B、负反馈

C、输入信号要大

D、输出要加限幅电路

88.组合逻辑电路的分析是()。

A、根据已有电路图进行分析

B、画出对应的电路图

C、根据逻辑结果进行分析

89.组合逻辑电路的编码器功能为()。

A、用一位二进制数来表示

B、用多位二进制数来表示输入信号

C、用十进制数表示输入信号

D、用十进制数表示二进制信号

90.时序逻辑电路的驱动方程是()。

A、各个触发器的输入表达式

B、各个门电路的输入表达式

C、各个触发器的输出表达式

D、各个门电路的输出表达式

91.时序逻辑电路的计数器按与时钟脉冲关系可分为()。

A、加法计数器

B、减法计数器

C、可逆制计数器

92.下列不属于555定时器构成的单稳态触发器的典型应用为()。

A、脉冲定时

B、脉冲延时

C、脉冲整形

D、计数器

93.当74LS94的控制信号为10时,该集成移位寄存器处于()状态。

A、左移

94.当74LS94的Sr与Q3相连时,电路实现的功能为()。

B、右移环形计数器

D、并行置数.

95.当集成译码器74LS138的3个使能端都满足要求时,其输出端为()有效。

96.集成译码器74LS138与适当门电路配合可构成()功能。

A、全加法器

B、计数器

C、编码器

D、存储器

97.集成计数器74LS161是()计数器。

A、四位二进制加法

B、四位二进制减法

C、五位二进制加法

D、三位二进制加法

98.两片集成计数器74LS161,最多可构成()进制计数器。

A、256

B、16

C、200

D、100

99.集成运放电路(),会损坏运放。

100.集成运放电路的两输入端外接()防止输入信号过大而损坏器件。

B、反并联二极管

101.集成编码器的()状态不对时,编码器无法工作。

102.集成编码器无法工作,首先应检查()的状态。

C、清零端.

103.由与非门组成的可控RS触犮器,当RS为()时,触发器处于不定状态。

104.JK触发器,当JK为()时,触发器处于保持状态。

105.时序逻辑电路的计数控制端无效,则电路处于()状态

A..计数

106.时序逻辑电路的计数器取相应进制数少一经相应门电路送到()端。

A、异步清零端

B、同步清零端

107.晶闸管触发电路所产生的触发脉冲信号必须要()。

108.锯齿波触发电路由锯齿波产生与相位控制、()、强触发与输出、双窄脉冲产生等四个环节组成。

B、脉冲形成与放大

109.锯齿波触发电路中的锯齿波是由恒流源对()充电以及快速放电产生的。

110.下列不属于常用输入单元电路的功能有(  )。

B、抑制干扰能力强

C、具有一定信号放大能力

D、带负载能力强

111.下列不属于集成运放电路线性应用的是(  )。

B、减法运算电路

C、积分电路

D、过零比较器

112.下列不属于集成运放电路非线性应用的是(  )。

B、滞回比较器

C、非过零比较器

D、过零比较器

113.下列不能用于构成组合逻辑电路的是(  )。

B、或非门

C、异或门

D、触发器

114.下列不属于组合逻辑电路的加法器为(  )。

A、半加器

B、全加器

C、多位加法器

115.时序逻辑电路的分析方法有(  )。

116.下列不属于时序逻辑电路的计数器进制的为(  )。

B、十进制计数器

D、脉冲计数器

117.555定时器构成的典型应用中不包含(  )电路。

A、多谐振荡

B、施密特振荡

C、单稳态振荡

D、存储器

118.当74LS94的控制信号为01时,该集成移位寄存器处于(  )状态。

119.当74LS94的SL与Q0相连时,电路实现的功能为(  )。

B、右移环形计数器

120.集成译码器74LS138的3个使能端,只要有一个不满足要求,其八个输出为(  )。

121.集成译码器与七段发光二极管构成(  )译码器。

B、逻辑状态

C、数码显示

D、数值

122.集成计数器74LS192是(  )计数器。

123.两片集成计数器74LS192,最多可构成(  )进制计数器。

124.集成运放电路引脚如插反,会(  ),会损坏运放。

C、输出接反

125.集成运放电路的电源端可外接(  ),防止其极性接反。

B、二极管

126.集成译码器的(  )状态不对时,译码器无法工作。

127.集成译码器无法工作,首先应检查(  )的状态。

128.由与非门组成的基本RS触发器,当RS为(  )时,触发器处于不定状态。

129.JK触发器,当JK为(  )时,触发器处于翻转状态。

130.时序逻辑电路的输出端取数如有问题会产生(  )。

B、置数端无效

C、清零端无效

131.时序逻辑电路的计数器直接取相应进制数经相应门电路送到(  )端。

B、同步清零端

132.晶闸管触发电路所产生的触发脉冲信号必须要(  )。

133.锯齿波触发电路由(  )、脉冲形成与放大、强触发与输出、双窄脉冲产生等四个环节组成。

134.锯齿波触发电路中的锯齿波是由(  )对电容器充电以及快速放电产生的。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 动态背景

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1