计数进制可变的计数器设计.doc

上传人:b****1 文档编号:188216 上传时间:2022-10-05 格式:DOC 页数:8 大小:543.50KB
下载 相关 举报
计数进制可变的计数器设计.doc_第1页
第1页 / 共8页
计数进制可变的计数器设计.doc_第2页
第2页 / 共8页
计数进制可变的计数器设计.doc_第3页
第3页 / 共8页
计数进制可变的计数器设计.doc_第4页
第4页 / 共8页
计数进制可变的计数器设计.doc_第5页
第5页 / 共8页
点击查看更多>>
下载资源
资源描述

计数进制可变的计数器设计.doc

《计数进制可变的计数器设计.doc》由会员分享,可在线阅读,更多相关《计数进制可变的计数器设计.doc(8页珍藏版)》请在冰豆网上搜索。

计数进制可变的计数器设计.doc

.

数字电子技术基础自主实验

班级:

1201106

学号:

1120110618

姓名:

陈振鑫

姓名班级学号

实验日期节次教师签字成绩

实验名称:

计数进制可变的计数器设计

一、实验目的

利用74LS138(3线-8线译码器),74LS253(4选1数据选择器),74LS161(同步十进制加法计数器)三个芯片组合,利用清零法组成模数可以改变的加法计数器。

二、实验设备名称,型号

1.实验电路箱

2.直流稳压电源

3.74LS138、74LS253、74LS161等芯片

4.导线若干

5.数字万用表

74ls13874ls161

74ls253

三、实验电路图

四、设计思路及方案

设计思路:

将计数器的输出作为译码器的输入端,译码数通过数据选择器,输出低点平,利用同步十进制加法计数器74LS161的清零端将计数器清零。

设计方案:

电路图如图上图所示,74LS161计数器输出端QdQcQbQa分别与74LS138的输入端B0B1B2和输入使能端E2(高电平有效)相连,译码器的输出端Y0Y1Y6Y7与四选一数据选择器输入端相连,输出端与计数器清零端相连。

当E3=1,B2B1B0从000到111变化时Y1~Y7分别被选中,当MN分别取00~11时,便可实现改变计数器当进制。

五、实验步骤

1.检查导线通断后按电路图连好电路,QdQcQbQa端接数码显示管,CP端接手动计数脉冲,MN端设为00,检查无误后接通电源;

2.接通电源连续发动计数脉冲至CP端,观察数码显示,使计数器进入主计数循环;

3.按表测量并记录数据;

4.分别设MN=01,10,11,重复上述步骤;

5.分析实验结果。

六、仿真结果

六、实验数据

1.MN=0

CP

Qd

Qc

Qb

Qa

0

1

2

3

5

6

7

8

2.MN=01

CP

Qd

Qc

Qb

Qa

0

1

2

3

4

5

6

7

8

9

3.MN=10

CP

Qd

Qc

Qb

Qa

0

1

2

3

4

5

6

7

8

9

10

4.MN=11

CP

Qd

Qc

Qb

Qa

0

1

2

3

4

5

6

7

8

9

10

11

七、实验结论

八、实验心得体会

九、参考书籍

1.数字电子技术基础;

2.电子技术基础实验教程。

.

原始数据记录

1.MN=00

2.MN=01

3.MN=10

4.MN=11

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 法律文书 > 辩护词

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1