计算机组成原理:选择题及答案Word下载.docx
《计算机组成原理:选择题及答案Word下载.docx》由会员分享,可在线阅读,更多相关《计算机组成原理:选择题及答案Word下载.docx(42页珍藏版)》请在冰豆网上搜索。
132B=84H;
0.75*16=12=C)
A、21.3
B、84.C
C、24.6
D、84.6
10.若X原=0.1101010,则X补=(
A、1.0010101
C、0.0010110
11.若X的真值是-0.100111B,则其补码形式的十六进制数表示为(
B、1.9CH
C、1.64H
D、CEH
12.在浮点加减运算时,若尾数求和后结果溢出,那么接下来的运算是(
A.左规格化
B.右规格化
C.修改阶码
D.结束浮点运算
13.下列叙述中(
)不是只读存储器(ROM)的优点
A、只适用于存储那些固定数据的场合;
B、具有不易失性,即使是电源被切断,ROM的信息也不会丢失。
C、存储单元简单,集成度高;
D、存储器中的内容是被预先写好的,并且断电后仍能长期保存。
14.原码乘法是(
A.用原码表示操作数,然后直接相乘
B.被乘数用原码表示,乘数取绝对值,然后相乘
C.乘数用原码表示,被乘数取绝对值,然后相乘
D.先取操作数绝对值相乘,符号位单独处理
15.微程序控制器中,机器指令与微指令的关系是(
A.每一条机器指令由一条微指令来执行
B.每一条机器指令由一段用微指令编成的微程序来解释执行
C.一段机器指令组成的程序可由一条微指令来执行
D.一条微指令由若干条机器指令组成
16.通常情况下,下列(
)部件不包括在中央处理器CPU芯片中。
A.ALU
B.控制器
C.寄存器
D.DRAM
17.需要定时刷新的半导体存储器芯片是(
A.SRAM
B.DRAM
C.EPROM
D.FlashMemory
18.下列各条中,不属于微指令结构设计所追求的目标是(
A.提高微程序的执行速度
B.提高微程序设计的灵活性
C.缩短微指令的长度
D.增大控制存储器的容量
19.下列底数为2的浮点数表示中,尾数是原码表示,那么符合规格化要求的是(
A.0.0100110×
24
B.0.0110011×
24
C.1.0100011×
D.1.1100110×
20.浮点加减中的对阶(
A.将较小的一个阶码调整到与较大的一个阶码相同
B.将较大的一个阶码调整到与较小的一个阶码相同
C.将被加数的阶码调整到与加数的阶码相同
D.将加数的阶码调整到与被加数的阶码相同
21.内部总线是用来连接(
A.CPU内部各部件
B.CPU与存储器、I/O系统之间的连线
C.主机系统板上的各个芯片
D.系统中的各个功能模块或设备
22.采用直接寻址方式,则指令中的地址码是(
A.操作数的有效地址
B.操作数
C.操作数的间接地址
D.操作数的形式地址
23.下列存储器中,(
)速度最快。
A.硬盘
B.光盘
C.磁带
D.半导体存储器
24.总线的数据通路宽度是指(
A.能一次并行传送的数据位数
B.可依次串行传送的数据位数
C.单位时间内可传送的数据位数
D.能一次并行传送的数据最大值
25.若十六进制数为A3.5,则其十进制数为(
(A*16+3*1+5/16=163.3125)
A.163.3125
B.172.5
C.179.75
D.188.5
26.在8421码表示的二—十进制数中,代码1001表示(
A.3
B.6
C.9
D.1
27.通用寄存器(
A.只能存放数据,不能存放地址
B.可以存放数据和地址
C.可以存放数据和地址,还可以用做指令寄存器IR
D.可以存放数据和地址,还可以用做程序计数器PC
28.若X的真值是0.100111B,则其八位二进制定点小数的补码形式的十六进制数表示为(
A.B2H
B.0.9CH
C.0.64H
D.4EH
29.某定点整数8位,含一位符号位,原码表示,则其绝对值最大负数为(
A.-(27-1)
B.-(28-1)
C.-27
D.-28
30.多体交叉编址方式(设为4体)中地址序号编排规则是(
A.连续的两个存储单元分布在相邻两个存储分体中
B.连续的两个存储单元分布在同一个存储体内,但地址相隔4
C.地址按并行分体纵向顺序编号
D.地址按并行分体横向地址相隔4编号0
.
31.下溢指的是(
A.运算结果的绝对值小于机器所能表示的最小绝对值
B.运算结果小于机器所能表示的最小负数
C.运算结果小于机器所能表示的最小正数
D.运算结果的最低有效位产生错误
32.相对于微程序控制器,硬布线控制器的特点是(
A.指令执行速度慢,指令功能的修改和扩展容易
B.指令执行速度慢,指令功能的修改和扩展难
C.指令执行速度快,指令功能的修改和扩展容易
D.指令执行速度快,指令功能的修改和扩展难
33.如果某指令的地址码中给出的是寄存器编号,若该寄存器的内容指明了操作数的地址,则这种指令的寻址方式是(
A.寄存器直接寻址方式
B.寄存器间接寻址方式
C.变址寄存器寻址方式
D.相对寻址方式
34.下列几项中,不符合RISC指令系统的特点是(
A.指令长度固定,指令种类少
B.指令功能尽可能强
C.增加寄存器的数目,以尽量减少访存次数
D.选取使用频率最高的一些简单指令,以及很有用但不复杂的指令
35.输入/输出指令的功能是(
A.在主存与CPU之间进行数据传送
B.在主存和I/O端口之间进行相间传送
C.在CPU和I/O端口之间进行数据传送
D.在I/O端口和I/O端口之间进行数据传送
36.下面有关半导体存储器的叙述中,错误的是(
A.都采用地址指定方式进行读写
B.ROM芯片属于半导体随机存储器芯片
C.SRAM是静态随机访问存储器,可用作cache
D.DRAM是动态随机访问存储器,可用作主存
37.下列指令中,可改变程序执行顺序的指令是(
A.逻辑运算指令
B.数据传送指令
C.移位指令
D.子程序调用指令
38.动态RAM的特点是(
A.工作中存储的内容动态的变化
B.工作中需要动态地改变访存地址
C.每隔一定时间刷新一遍
D.每次读出后需根据原存内容全部刷新一遍
39.下面关于主存储器和辅助存储器的描述正确的是(
A、主存储器存放计算机运行期间的大量程序和数据;
B、辅助存储器中的信息需要由计算机专门的存储管理部件调入主存,然后才被CPU访问;
C、主存储器处于被中央处理机CPU直接访问的位置,由只读存储器ROM组成;
D、辅助存储器由随机存储器RAM组成;
40.在多级存储体系中,“cache——主存”结构的作用是解决(
)的问题。
A.主存容量不足
B.主存与辅存速度不匹配
C.辅存与CPU速度不匹配
D.主存与CPU速度不匹配
41.关于虚拟存储器,以下叙述中正确的是(
A.虚拟存储器的逻辑地址空间比物理地址空间小
B.虚拟存储器的逻辑地址码就是主存的地址码
C.虚拟存储器在存取数据时直接访问外存
D.虚拟存储器每次访问主存时,必须进行虚实地址的变换
42.用存储容量为16K×
1位的存储器芯片组成一个64K×
8位的存储器,则在字方向和位方向上分别扩展了(
)倍。
A.4和2
B.4和8
C.2和4
D.8和4
43.变址寻址的主要作用是(
A.支持程序的动态定位
B.支持访存地址的越界检查
C.支持向量、数组的运算寻址
D.支持程序在存储器中的定位和扩大寻址范围
44.相联存储器是按照(
)进行寻址方式访问的存储器。
A.地址指定方式
B.内容指定方式
C.堆栈访问方式
D.队列访问方式
45.在存储器分层体系结构中,存储器从容量最大到最小的排列顺序是(
A.主存—辅存—cache—寄存器
B.辅存—cache—主存—寄存器
C.辅存—主存—cache—寄存器
D.辅存—主存—寄存器—cache
46.在主存和CPU之间增加cache的目的是(
A.增加内存容量
B.提高内存可靠性
C.加快信息访问速度
D.增加内存容量,同时加快访问速度
47.以下列关于存储器的叙述中,正确的是(
A.多体交叉存储器主要解决扩充容量问题
B.cache的功能全由硬件完成
C.cache与主存同一编址,即主存空间的某一部分属于cache
D.主存-外存的存储层次,是为了弥补主存速度的不足
48.在多重中断情况下,CPU现场信息可保存到(
A.通用寄存器
B.控制存储器
C.堆栈
D.外设接口
49.虚拟存储器主要由(
)组成。
A.寄存器和软盘
B.软盘和硬盘
C.磁盘区域与主存
D.CDROM和主存
50.中断系统是由(
)实现的。
A.软件
B.硬件
C.固件
D.软硬件结合
51.下面关于指令流水线的叙述中,错误的是(
A.采用指令流水线,使得一条指令执行的过程变短
B.指令流水线可以大大加快程序执行的速度
C.指令流水线在许多情况下会遭到破坏
D.指令流水线中的每个流水段的时间相同
52.虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户提供比主存容量(
)编程空间。
A.小得多的逻辑
B.大得多的逻辑
C.小得多的物理
D.大得多的物理
53.内存的段式存储管理有许多优点。
下面描述中,(
)不是段式存储管理的优点。
A.支持程序的模块化设计和并行编程的要求
B.各段程序的修改互不影响
C.地址变换速度快、内存碎片(零头)小
D.便于多道程序共享内存的某些段
54.以下叙述正确的是(
A.主存的存取速度可以与CPU匹配
B.主存由ROM构成
C.辅存中的程序调入主存后才能运行
D.汇编语言程序设计不需要了解计算机的硬件结构
55.为了便于实现多级中断,保存现场信息最有效的办法是采用(
B.堆栈
C.存储器
D.外存
56.在下面几种数据传送的控制方式中,不能实现CPU和输入输出设备并行工作的是(
A.程序直接控制方式
B.程序中断方式
C.DMA输入输出方式
D.通道控制方式
57.以下叙述中正确的是(
A.中断方式一般用于处理随机出现的服务请求
B.外部设备发出中断应立即得到CPU的响应
C.中断方式可用于CPU向外部设备的请求
D.DMA也可用于在主存与主存之间传送数据
58.在中断处理过程中,通常用来保存断点及现场信息的是(
A.中断向量表
B.通用寄存器
D.数据缓冲寄存器
59.从一条指令的启动到下一条指令的启动的间隔时间称为(
A.时钟周期
B.机器周期
C.工作周期
D.指令周期
60.两个采用变型补码表示的数进行加减运算时,发生负溢出的特征是双符号位为(
A.01
B.00
C.10
D.11
61.运算器由(
)等部件组成。
A.ALU与主存
B.ALU、累加器与主存
C.ALU、通用寄存器和主存
D.
ALU、累加器与通用寄存器
62.外部总线是用来连接(
63.采用变形码操作检测方法判溢时,负溢出时符号位为(
A.00
B.01
D.11
64.在每个操作数都采用两个符号位的补码加减法运算中,若运算结果的两个符号位的代码不一致,那么就表示(
A.运算结果没有溢出
B.运算结果发生溢出
C.运算结果是正数
D.运算结果是负数
65.采用间接寻址方式,则指令中的地址码是(
A.操作数的形式地址
B.操作数的有效地址
D.操作数
66.以下I/O控制方式中,主要由硬件而不是软件实现数据传送的方式是(
A.程序查询方式
B.程序中断方式
C.DMA方式
D.无条件程序控制方式
67.以下关于DMA方式的叙述,错误的是(
A.DMA控制器和CPU都可以作为总线的主控设备
B.DMA方式下整个I/O过程完全不需要CPU介入
C.DMA控制器向CPU请求的是总线的使用权
D.DMA方式需要用中断处理进行辅助操作
68.在浮点数加减运算中(
A.阶码部分与尾数部分分别进行加减运算
B.阶码与尾数作为一个整体进行加减运算
C.阶码对齐后,尾数相加减运算
D.尾数单独加减,去两数中最大阶码值作为结果的阶码值
69.已知某字符的编码为0100101,若最高位增加一个偶校验位,则其编码变为(
A.10100101
B.11001010
C.01000110
D.01010101
70.相对于硬布线控制器,微程序控制器的优点在于(
A.速度较快
B.结构比较规整
C.复杂性和非标准化程度较低
D.增加或修改指令较为容易
71.EPROM是指(
A.读写存储器
B.只读存储器
C.闪速存储器
D.光擦除可编程只读存储器
72.下列因素下,与Cache的命中率无关的是(
A.主存的存取时间
B.块的大小
C.Cache的组织方式
D.Cache的容量
73.双端口存储器所以能进行高速读/写操作,是因为采用(
A.高速芯片
B.新型器件
C.流水技术
D.两套相互独立的读写电路
74.存储单元是指(
A.存放1个二进制信息位的存储元
B.存放1个机器字的所有存储元集合
C.存放1字节的所有存储元集合
D.存放2字节的所有存储元集合
75.操作数00000101与00000101执行逻辑(
)操作后,运算结果为00000000。
A.或
B.与
C.异或
D.与非
76.在当前微机中,比较常用的并且有较高数据传输率的总线结构是(
A.ISA
B.EISA
C.VESA
D.PCI
77.从信息流的传输速度来看,(
)系统工作效率最低。
A.单总线
B.双总线
C.三总线
D.多总线
78.在总线结构的CPU中,各个部件连接到总线上,在某一时间(
A.只有一个部件可以向总线发送信息,并且只有一个部件能从总线上接收信息。
B.只有一个部件可以向总线发送信息,但可以有多个部件同时从总线上接收信息。
C.可以有一个以上部件向总线发送信息,但只有一个部件可从总线上接收信息。
D.可以有一个以上部件向总线发送信息,并且可以有多个部件同时从总线上接收信息。
79.在运算器中,既能存放操作数,又能存放运算结果的器件称为(
(
A.指令寄存器
B.累加器
D.ALU
80.CUP从内存读出的一条指令或一个数据字将先暂存于(
)。
B.地址寄存器
C.数据缓冲寄存器
D.累加寄存器
81.在直接存储器存取的I/O方式中,控制数据传输的部件是(
A.CPU
B.DMA控制器
D.总线
82.在指令系统中,采用(
)寻址方式的指令其长度最短。
A.立即数
B.寄存器
C.直接
D.间接
83.对一个区域内的成批数据采用循环逐个进行处理时,常用的指令寻址方式是(
A.变址寻址方式
B.相对寻址方式
C.基址寻址方式
D.间接寻址方式
84.若指令系统中设置了专用I/O操作指令,则I/O接口(
A.与内存单元必须统一编址
B.可以独立编址
C.必须采用DMA方式与内存交换数据
D.必须采用中断方式与内存交换数据
85.下面关于主存储器和辅助存储器的描述正确的是(
A.主存储器存放的是大量静止、待命的信息
B.辅助存储器存放系统程序和大型数据文件及数据库
C.辅助存储器中的信息可直接被CPU访问
D.主存储器处于被中央处理机CPU直接访问的位置,由只读存储器ROM组成
86.原码乘法是指(
A、用原码表示乘数与被乘数,直接相乘
B、先取操作数绝对值相乘,符号位单独处理
C、符号位连同绝对值一起相乘
D、取操作数绝对值相乘,乘积符号与乘数符号相同
87.堆栈操作的特点是(
A.可对栈内任一单元存取代码
B.只能在栈底存取代码
C.只能在栈顶存取代码
D.可在栈顶和栈底存取代码
88.从控制存储器中读取一条微指令并执行相应操作的时间叫()
A、CPU周期
B、微周期
C、时钟周期
D、机器周期
89.扩展操作码是(
A.操作码字段以外的辅助操作字段的代码
B.指令格式中不同字段设置的操作码
C.一种指令优化技术,即让操作码的长度随地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度。
D.指扩大操作码字段的位数。
90.两个n位数(包括1位符号位)相乘,乘积一般为2n-2位。
一个采用原码一位乘法实现这两个数相乘的运算器,其加法器的位数一般为(
A.2n位
B.2n-2位
C.n位
D.n+2位
91.以下关于判溢的叙述不正确的是(
A.采用单符号位操作检测方法判溢时,当操作数中的加数与被加数符号相同时,若运算结果的符号与操作数的符号不一致,表示溢出;
否则,表示没有溢出
B.采用单符号位操作检测方法判溢时,当加数和被加数符号不同时,相加运算的结果有可能会溢出
C.采用变形码操作检测方法判溢时,若运算结果的两个符号位的代码不一致时表示溢出
D.采用变形码操作检测方法判溢时,最高符号位永远表示结果的正确符号
92.某机器字长16位,存储器按字节编址,设PC当前值为1000H,当CPU读取一条双字长指令后,PC的值为(
A.1001H
B.1002H
C.1003H
D.1004H
93.RISC技术的特点不包括(
A.所有的简单指令在一个机器周期内执行完
B.采用大量的寄存器和高速缓冲存储器技术
C.通过优化编译程序提高处理速度
D.指令的功能强大
94.下列叙述中(
)不是只读存储器(ROM)的优点。
A.存储器中的内容是被预先写好的,并且断电后仍能长期保存
B.运行程序时,ROM只能读出信息而不可能随机写入
C.存储单元简单,集成度高
D.具有不易失性,即使是电源被切断,ROM的信息也不会丢失
95.以下关于机器指令与微指令的叙述中,正确的是(
A.计算机运行时,机器指令与微指令都存放在主存中
B.待执行的微指令的地址存放在程序计数器(PC)中
C.一条微指令的功能可用多条机器指令组成的程序实现
D.一条机器指令的功能可用多条微指令组成的微程序实现
96.下面对于“重叠”与“流水”的描述不正确的是(
A、重叠控制方式要研究的是如何加快指令执行过程;
B、重叠解释并不能加快指令的实现,但能加快相邻两条指令以至一段程序的解释;
C、“流水”和“一次重叠”都可同时解释两条以上指令;
D、“流水”把一条指令的解释过程分解成很多个的子过程。
97.下列关于存储体的描述错误的是(
A.一个记忆单元只能存储1位二进制数,是信息的最小单元
B.存储器的核心是存储阵列,它是由一个个基本记忆单元组成的
C.一台机器的所有存储单元的长度可能不同
D.一个存储单元的每个二进制必须并行工作,同时读出或同时写入信息
98.总线的数据传输率是指(
A、能一次并行传送的数据位数
B、可一次串行传送的数据位数
C、可一次并行传送的数据的最大值
D、单位时间内可传送的数据位数
99.以下存储器属于易失性的是(
A.磁盘存储器
B.只读存储器
C.光盘
D.静态存储
100.下面关于虚拟存储器的说法错误的是(
A、虚拟存储器是建立在主存-辅存物理结构的基础之上的;
B、虚拟存储器是借助于磁盘等辅助存储器来扩大主存容量的;
C、虚拟存储器解决了存储容量、存取速度和价格之间的矛盾,是管理存储设备的有效方法;
D、虚拟存储器是一个实际的物理存储器。
101.DMA方式的数据交换不是由CPU执行一段程序来完成,而是在(
)之间建立一条逻辑上的直接数据通路,由DMA控制器来实现的。
A.CPU与主存
B.外设与外设
C.外设与CPU
D.外设与主存