数字电路试题.doc

上传人:b****1 文档编号:183377 上传时间:2022-10-05 格式:DOC 页数:13 大小:270.87KB
下载 相关 举报
数字电路试题.doc_第1页
第1页 / 共13页
数字电路试题.doc_第2页
第2页 / 共13页
数字电路试题.doc_第3页
第3页 / 共13页
数字电路试题.doc_第4页
第4页 / 共13页
数字电路试题.doc_第5页
第5页 / 共13页
点击查看更多>>
下载资源
资源描述

数字电路试题.doc

《数字电路试题.doc》由会员分享,可在线阅读,更多相关《数字电路试题.doc(13页珍藏版)》请在冰豆网上搜索。

数字电路试题.doc

逻辑门电路(158)

一、填空题3.1

4.3.1.

1.与门是反向逻辑门。

(×)

2.或非门是反向逻辑门。

(√)

3.当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端。

(×)

4.当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端将成为无关输入。

(√)

5.逻辑门对与门而言是一个

禁止信号

6.逻辑门对与门而言是一个

使能信号

7.对于一个二输入或非门而言,如果A=0,B=1,则输出电平应该是输入

逻辑0

8.数字电路中的三极管在()区只是一种过渡状态。

放大区

9.影响二极管开关速度的主要因素是由于()时间的存在。

PN结内部结电容

10.正逻辑或门可以是负逻辑()门电路。

11.在数字电路中,晶体三极管工作在()状态。

开关

12.正逻辑的约定是高电平为0,低电平为1。

(×)

13.用双极性三极管组成开关电路其饱和工作状态的条件是(A)。

A.B. C. D.

14.在数字电路中,高电平代表逻辑“1”状态,低电平代表逻辑“0”状态。

(×)

15.与条件语句中至少需要()个条件。

2

16.或条件语句中至少需要()个条件。

2

17.4输入与门有()种可能的输入状态组合。

16

18.对于5输入与门,其真值表有()行。

32

19.与门使用矩形符号表示时,其标志符是()。

&

20.对于4输入或门而言,有()种可能的输入状态组合。

16

21.5输入或门的真值表有()列。

5

22.或门使用矩形符号表示时,其标志符是()。

≥1

23.非门有()个输入。

1

24.非门使用矩形符号表示时,其标志符是()。

1

25.与逻辑门相关的两种错误是()。

开路或短路

26.IC中常见的内部错误是()。

开路

27.如果向与非门输入数字波形,则什么情况下输出为低电平?

答案:

当所有输入都是高电平时,与非门输出为低电平。

28.对于5输入的与非门,有()种可能的输入状态组合。

32

29.对于4输入与非门,其真值表有()列。

5

30.对于8输入与非门,所有可能的输入状态组合有()组输入状态能够输出低电平。

一组

31.什么情况下或非门的输出为逻辑低电平?

答案:

只要有一个或多个输入为高电平,则或非门输出为低电平

32.对于4输入的或非门,有()种可能的输入状态组合。

16

33.对于5输入与或非门,其真值表有()行。

32

34.如果向或非门输入数字波形,则什么情况下输出为低电平?

答案:

任有一个输入波形为高电平时,或非门输出为低电平。

35.或门和非门应该如何连接才能搭建出或非门?

答案:

把或非门的输出端接到非门的输入端

36.如何正确连接未使用的与非门输入?

答案:

通过上拉电阻将未使用的与非门输入接到VCC.

37.如何正确连接未使用的或非门输入?

答案:

将未使用的或非门输入接到地。

38.什么是“上拉”电阻?

答案:

上拉电阻是将某点与VCC连接起来的电阻,它使得该点为高电平。

39.IC门中较常见的是()。

开路

40.TTL或非门和或门相比,两者开路输入导致的输出不同。

(√)

41.与非门输入短路到地时,会对其输出产生何种影响?

答案与非门输入短路到地时,输出总是高电平。

42.或非门输入短路到地时,会对其输出产生何种影响?

答案:

输出取决于其它输入。

43.或非门输入直接连接到时,会对其输出产生何种影响?

答案:

输出总是低电平。

44.满足()时,与非门输出为低电平。

所有输入都是高电平

45.满足(D)时,或非门输出为低电平。

A.一个输入为高电平

B.所有输入都是低电平

C.多于一个输入的是高电平

D.A和C都对

46.执行求补运算的逻辑电路是(D)。

A.与非门B.或非门C.反相器D.以上答案都正确

47.什么情况下异或门的输出为1?

当两个输入不同时,异或门输出为1.

48.在逻辑运算规则上,异或门和或门有什么区别?

当两个输入为1时,异或门输出为0.

49.异或门矩形符号中的标准标志符为“=1”,说明其意义?

“=1”表示异或运算需要且只需要一个输入为1,才能使输出为1.

50.当异或门的两个输入门都是1(高电平)时,可以判决其输出的唯一状态(√)。

51.如何将异或门用作反相器?

将其一个输入端接高电平,另一个输入端接反相的信号。

52.什么情况下异或非门的输出为低电平?

当两个输入不同时,异或非门输出为0.

53.在逻辑运算规则上,异或非门和或非门有什么区别?

当两个输入为1时,异或非门输出为1.

54.异或非门矩形符号的标准标志为小三角形,说明其意义。

小三角形表示输出断言状态为0.

55.当异或非门的两个输入门都是高电平时,可以判决其输出的唯一状态(×)。

56.如何将异或非门用作反相器?

将其一个输入端接低电平,另一个输入端接反相的信号。

57.与或电路中有()个或门。

1

58.与或电路中有()个与门。

任意多个。

59.对于两个2输入与门构成的与或逻辑,其输入为A=1,B=0,C=1,D=1,求其输出?

与或输出为

60.逻辑门的功耗取决于什么?

功耗取决于直流电源电压和直流供电电流。

61.异或门的等效逻辑电路包含(B)。

A.两个或门、一个与门和两个非门

B.两个与门、一个或门和两个非门

C.两个与门和一个或门

D.两个或门和一个与门

62.异或运算对应的逻辑符号是()。

63.TTL器件中应用了()类型的晶体管。

双极型

64.标准TTL门输出端可线与。

(×)

65.哪种类型的数字器件特点为中到高的速度、低成本和良好的驱动能力。

()TTL

66.74LS00中的LS指什么?

3.2

1.使用CMOS门时,多余的输入端不能()。

悬空

2.如果CMOS反相器的电源电压是,则反相器的门槛电压为()。

3.已知CMOS与非门CD4011的部分静态参数为:

,试求该与门的噪声容限。

解答:

根据噪声容限的定义,易得出输入高电平噪声容限输入低电平噪声容限。

4.CMOS反相器的关门电平提高时,将使其低电平的噪声容限()。

提高

5.CMOS器件的主要优点是()。

静态功耗极小

6.CMOS传输门不但可以传送数字信号,还可以传送()信号。

连续变化的模拟信号

7.一般CMOS门的输出端()直接相连,实现线与。

不能

8.CMOS器件中应用了()类型的晶体管。

单极性

9.驱动门和负载门之间总是要用到专门的接口电路。

(×)

10.当输出为低()时,逻辑门()电流。

灌入

11.若扇出(低或高)过载,则逻辑门无法正常工作。

(√)

12.哪种类型的数字器件具有高集成度和低功耗的特点。

CMOS

13.肖特基TTL器件可比标准TTL器件工作于更高的时钟速度。

(√)

14.某些CMOS集成电路和TTL兼容。

(√)

15.标准的习惯电流方向总是指向门的输出或输入引脚。

(√)

16.符号表示(C)

A.门的高电平输出电压

B.门的低电平输出电压

C.门的高电平输入电压

D.门的低电平输入电压

17.一个逻辑门输出能够可靠驱动的最大输入数称为(C)

A.噪声免疫力B.噪声容限

C.扇出D.扇入

18.定义三态。

答案:

集成电路输出端应用三态:

逻辑0、逻辑1、高阻态

19.定义总线争用。

答案:

总线同时允许多个器件工作时引起的总线无效状态。

20.说明数字系统中总线收发器的用途。

允许在两个数据总线之间实现异步双向传输的器件。

3.3

1.TTL逻辑门的逻辑0的典型电压范围限制是(B)。

A.0~0.2VB.0~2V

C.0~0.4V D.0~5V

2.与MOS逻辑系列相比,TTL逻辑系列相比的主要优点之一是(A)。

A.高速B.高集成度

C.低功耗 D.高稳定性

3.与TTL逻辑系列相比,MOS逻辑系列相比的主要优点之一是(B)。

A.高速B.高集成度

C.低功耗 D.高稳定性

4.悬空输入(D)。

A.将使能逻辑门B.将禁止逻辑门

C.使TTL逻辑门动作将其作为低电平输入来动作

D.使TTL逻辑门动作将其作为高电平输入来动作

5.或门上的未输入引脚可以通过一个上拉电阻固定在高电平上,以使能该逻辑门(×)。

6.与非门上的未输入引脚可以通过一个上拉电阻固定在高电平上,以使能该逻辑门(√)。

7.下面哪一种测试仪器最适合将逻辑脉冲注入到电路中(B)。

A.逻辑探针B.逻辑脉冲发生器

C.扩展接线柱 D.测试监视器接线柱

8.下面哪一种测试仪器最适合用于检测电路中的逻辑电平、脉冲信号和失效的导线(A)。

A.逻辑探针B.逻辑脉冲发生器

C.扩展接线柱 D.测试监视器接线柱

9.造成图3.64所示电路故障的原因可能是(注意标出的逻辑电平,它们是从实际电路中测出的)(D)。

A.逻辑门1A的引脚2在内部被短路到地

B.逻辑门1A的引脚2在内部被短路到

C.逻辑门1A的引脚1在内部被断开

D.逻辑门2的引脚2在内部被断开

10.造成图3.64所示电路故障的原因可能是(注意标出的逻辑电平)(C)。

A.逻辑门1B的引脚4被短路到地

B.逻辑门2的引脚3被短路到地

C.逻辑门2的引脚3被短路到

D.逻辑门1A的引脚1处于悬空状态

11.CMOS电路的静态功耗比TTL电路的静态功耗()。

12.提高阈值的目的是()。

为了提高低电平噪声容限。

13.若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应(A)连接。

A.A或B中有一个接1

B.A或B中有一个接0

C.A和B并联使用

D.不能实现

14.已知某TTL门电路的部分参数为:

最高输出高电平,最大输出低电平,开门电平,关门电平,则其高电平噪声容限()。

0.7V

15.TTL与非门为拉电流负载时,其输入为电平。

16.TTL门电路采用推拉式输出结构,其主要优点是。

有效地降低了输出级的静态功耗,并提高了驱动负载的能力。

17.对于TT

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 法律文书 > 辩护词

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1