数字电子技术实验报告Word格式文档下载.docx
《数字电子技术实验报告Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《数字电子技术实验报告Word格式文档下载.docx(28页珍藏版)》请在冰豆网上搜索。
A
B
C
Y
1
悬空
1-1
74LS11逻辑功能表
2.利用Multisim画出以74LS32为测试器件的或门逻辑功能仿真图如下
按表1—2要求用开关改变输入端A,B的状态,借助指示灯观测各相应输出
端F的状态,把测试结果填入表1—2中。
能表
表1—2
逻辑功
3.利用Multisim画出以74LS04为测试器件的非门逻辑功能仿真图如下
按表1—3要求用开关改变电平开关的状态,借助指示灯观测各相应输出端
F的状态,把测试结果填入表1—3中。
表1—374LS04逻辑功能表
输入
输出状态(0|1)
㈡根据管脚功能图连接,测试各门电路逻辑功能
四二输入与非门管脚功能如下图所示,用其中一个门测试其逻辑功能。
利用Multisim画出以74LS00为测试器件的非门逻辑功能仿真图如下
按表1—4要求用开关改变输入端的状态,借助指示灯观测各相应输出端的
状态,把测试结果填入表1—4中。
表1—474LS00逻辑功能表
UA
UB
四二输入异或门管脚功能如下图所示,用其中一个门测试其逻辑功能
利用Multisim画出以74LS86为测试器件的非门逻辑功能仿真图如下
按表1—5要求用开关改变输入端的状态,借助指示灯观测各相应输出端的
状态,把测试结果填入表1—5中。
74LS86逻辑功能
表
五、实验总结
实验前应检查集成块是否插对;
实验时要将电源电压接入+5V。
只是按
在这次实验中,刚开始由于没有将电源电压接入面板上对应的位子,照管脚图直接连接了电源线和地线,造成实验箱上的灯不亮。
同时发现由于有个别的发光二极管与导线会接触不良,使发光二极管闪烁着,间歇性的亮,这时应换一个发光二极管再进行实验。
一、实验目的
1.掌握组合逻辑电路的特点;
2.掌握小规模集成电路设计组合电路的方法;
3.掌握电路故障检测方法。
二、实验设备及器件
1.数字电路实验箱;
2.74LS00/74LS11/74LS20/74LS86等芯片。
三、实验原理
1.数字电路的两大电路是组合逻辑电路和时序逻辑电路,其中组合逻辑电路的特点是任何时刻的输出仅仅取决于同一时刻输入信号的取值组合
2.用小规模集成电路设计组合逻辑电路的步骤为:
⑴分析设计要求,设置输入和输出变量;
⑵列出真值表;
⑶写出逻辑表达式,并化简;
⑷画出逻辑电路图。
1.有一个火灾报警系统,设有烟感、温感和紫外线光感三种类型的火灾探测器。
为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾检测信号时,报警系统才产生报警控制信号。
试设计一个产生警报控制信号的电路并在实验箱上验证。
设烟感、温感和紫外线光感分别为A、BC三中输入,报警时输出高电平“1”,其报警信号为丫。
真值表如下:
输入信号
输出信号
因为:
Y=BC+AC+A或丫=((AB)'
(AC)'
(BC)'
)'
=(AB)'
+BC
利用一个与非门(74LSO0和一个非门(74LS02)或利用一个与门(74LS11)与
一个或门(74LS02)组成逻辑电路,其电路仿真图如下:
3.设计一个一位半加器,该逻辑电路能对两个一位二进制数进行相加,并产生“和”及“进位”,在实验箱上进行验证。
输出
S
CO
依题意列出真值表如下:
S=AB+BA=A©
CO=AB
所以利用一个异或门一个与门组成逻辑电路,其电路仿真图如下:
实验注意事项
1.注意集成电路多余端的处理;
2.两个集成芯片的连接注意电平是否匹配;
3.小规模集成电路设计组合电路,尽量使用较少的门电路,尽量使用与非门,提高电路的负载能力和抗干扰能力。
实验三译码器及其应用
实验目的:
1、掌握译码器的测试方法,熟悉数码管的使用;
2、了解中规模集成译码器的原理,管脚分布,掌握其逻辑功能,以及译码显示器电路的构成原理;
3、掌握用译码器构成组合电路的方法和BCD七段译码/驱动器的使用方法。
4、学习译码器的扩展。
实验设备及其器件
1、SAC-DM3数字电路实验箱1个
2、74LS1383-8线译码器2片
3、74LS20双4输入与非门1片
4、74LS47(译码显示器)1片
5、共阳极七段数码管1个
三、实验原理
1、中规模集成译码器74LS138
74LS138是集成3线-8线译码器,在数字系统中应用比较广泛。
图3-1是其引脚排列。
其中A、A、A为地址输入端,Yo'
〜Y7为译码输出端,S1、S2、S3为使能端。
表3-1为74LS138truthtable。
74LS138工作原理为:
当S仁1,S2+S3=0时,电路完成译码功能,输出低电
平有效。
其中:
表3-174LS138真值表
2
3
4
5
6
7
X
图3-174LS138引脚
图3-274LS138内部电路图
2、译码器的应用(见实验指导书P11-P12)
3、显示译码管
(1)七段发光二极管(LED数码管
LED数码管是目前最常用的数字显示器。
以下是数字显示器的介绍(详细见实验指导书Pl2-Pl3):
四、实验内容:
1、译码器74LS138逻辑功能测试
(一)控制端功能测试
测试电路如图3-6所示。
按表3-2所示条件输入开关状态。
观察并记录译码器输出状态。
LED指示灯亮为1,灯不亮为0。
表3-274LS138控制端功能测试
S123
210
01234567
0xx
Xxx
11111111
110
101
111
图3-674LS138控制端功能测试电路
(二)逻辑功能测试
将译码器使能端S、2、3及地址段2、1、0分别接至逻辑电平开关输出孔,八个输出端7•••0依次连接在了逻辑电平显示器的八个输入孔上,拨动逻辑电平开关,按表3-3逐项测试74LS138的逻辑功能。
表3-374LS138的逻辑功能测试
输出
S1
2+3
2、用74LS138实现逻辑功能
Y=AB+BC+AC
如果设A=A,A=BA=C,贝U函数Y的逻辑图如3-7所示
图3-7用74LS138组成函数Y
用74LS138和74LS20各一块在实验箱上连接图3-7线路,并将测试结果
记录表3-4中。
其实验电路如下:
表3-4函数功能测试
3、试用一片74LS138和一片74LS20实现全加器功能,自拟电路图如下:
其真值表如下所示:
CI
C0
1.注意集成电路输入控制端和输出控制端的信号;
2.74LS138集成块搭接中注意输出信号的输出;
3.注意74LS47控制端的信号;
4.显示器管脚与译码器的对应关系。
实验四数据选择器及其应用
实验目的
1、学习数据选择器逻辑功能测试方法;
2、了解中规模集成数据选择器的功能、管脚排列,掌握其逻辑功能;
3、熟悉利用数据选择器构成任意逻辑函数的方法;
4、了解数据选择器的扩展方法。
1、SAC-DM3数字电路实验箱
1个
2、74LS153
3、74LS32
4、74LS40
数据选择器,也称为多路选择器,其作用相当于多路开关,如图4-1所示。
(A1、A0)D0D1D2D3
图4-2双四选一数据选择器内部结构
1.双四选一数据选择器74LS153
所谓双4选1数据选择器就是在集成芯片上有两个4选1数据选择器。
双4选1数据选择器内部结构如图4-2所示,引脚排列如图4-3,功能表如图4-1。
图4-374LS153引脚功能
1s'
、2s'
为两个独立的使能端;
A、A为公用的地址输入端;
1D0〜1D3和2D0〜
2B分别为两个4选1数据选择器的数据使能端;
Q、Q为两个输出端。
1)当使能端1
(2)=1时,多路开关被禁止,无输出,Q=0。
2)但使能端1
(2)=0时,多路开关正常工作,根据地址码A、A状态,将
相应的数据D0〜D3送到输出端
该电路的表达式为:
Y=(Ai'
Ao'
Do+Ai'
AoD+AA'
D2+AA)C3)S'
表4-1
a
a0d
O
0d
D0
1d
d
D3
D4
2、数据选择器的应用一实现逻辑函数
用数据选择器实现逻辑函数,方法与译码器相似,只是将出现的最小项对应的数据端接入高电平,未出现的接低电平,将地址端作为自变量的输入端,则可以实现。
1.测试双四选一数据选择器的逻辑功能。
按图4-4在实验箱上接线,利用开关74LS153功能表逐项进行测试,观察
输出结果并记录于表4-2中。
实验仿真图如下:
表4-2
S,
Ad
D
DO
D1
D2
2.用4选1数据选择器实现函数
F=A'
BC+AB'
C+ABC'
+ABC
函数F有三个输入变量A,B,C,而数据选择器有两个地址端A1,A0少于函数输入变量个数,在设计时可任选A接A1,B接AO,74LS153的表达式(或功能表)与函数F对照,得出:
D0=0,D仁D2=C,D3=1
接线图如图4-5所示,
测试并记录结果在表4-3.
表4-3
F
1.注意74LS153控制端的信号
实验五触发器
1.掌握基本RS触发器、JK触发器、D触发器和T触发器的逻辑功能
2.熟悉各触发器的逻辑功能及相互转换方法。
实验仪器
2、74LS00(四2与非门)1个
3、74LS112(双JK触发器)1个
4、74LS74(双D触发器)1个
三.实验原理
触发器是具有记忆功能的二进制信息存贮器件,是时序逻辑电路的基本单元之一。
触发器按功能分可分RSJK、DT触发器;
按电路触发方式可分为电平触发和边沿触发器两大类。
图5-1所示电路由两个“与非”门交叉耦合而成的基本Rs触发器,它是无时钟控制低电平自家触发的触发器,有直接置位、复位的功能,是组成各种功能触发器的最基本单元。
基本RS触发器也可以用两个“或非”门组成,它是高电平直接触发的触发器。
图5-1RS触发器图5-2JK触发器
JK触发器是一种逻辑功能完善,通用性强的集成触发器。
在结构上可分为主从型JK触发器和边沿型Jk触发器。
在产品中应用较多的是下降沿触发的边沿型JK触发器。
JK触发器的逻辑符号如图5-2所示。
它有三种不同功能的输入端,
第一种是直接置位、复位输入端,用R'
和S表示。
在S'
=0,R=1或R=0,
S'
=1时,触发器不受其它输入端状态影响,使触发器强迫置“T(或置“0”),当不强迫“T(或置“0”)时,S'
、R'
都应置高电平。
第二种是时钟脉冲输入端,用来控制触发器翻转(或称作状态更新),用CP表示(在国家标准符号中称作控制输入端,用C表示),逻辑符号中CP端处若有小圆圈,则表示触发器在时钟脉冲下降沿(或负边沿)发成翻转,如无小圆圈,这表示触发器在时钟脉冲上升沿(或正边沿)发生翻转。
第三种是数据输入端,它是触发器状态更新的一句,用J、K表示。
JK触发器的状态方程为Q+1=JQ'
+K'
Q
本实验采用74LS112型双JK触发器器,是下降边沿触发的边沿触发器,引脚排列如图5-3所示。
表5-1为其功能表。
图5-374LS112引脚排列图
D触发器是另一种使用广泛的触发器,它的基本结构多为维阻型。
D触发器
的逻辑符号如图5-4所示。
D触发器是在Cp脉冲上升沿触发翻转,触发器的状
态取决于CP脉冲到来之前D端大的3状态,状态方程为
n+1
Qn+1=D
本实验采用74LS74型双D触发器,是上升边沿触发的边沿触发器,引脚排列如图5-5所示。
表5-2为其功能表
图5-5
不同类型的触发器对时钟信号和数据信号的要求各不相同,一般说来,边沿触发器要求数据信号超前于触发器边沿一段时间出现(称之为建立时间),并且要求在边沿到来后继续维持一段时间(称之为保持时间)。
对于触发边沿陡度也有一定要求(通常要求<100ns)。
主从触发器对上述参数要求不高,但要求在CP=1期间,外加的数据信号不容许发生变化,否则将导致触发器错误输出。
在集成触发器的产品中,虽然每一种触发器都有固定的逻辑功能,但可以利用转换的方法得到其它功能的触发器。
如果把JK触发器的JK端连接在一起(称为T端)就构成了T触发器,状态方程为
Qn+1=T'
Qn+TQn'
在CP脉冲作用下,当T=0时qT=Q。
工作在T=1时的触发器称为T'
触发器。
T和T'
触发器广泛应用于计算电路中。
值得注意的是转换后的触发器其触发方式仍不变。
了解触发器间的相互转换可以在实际逻辑电路的设计和应用中更充分得到的利用各类触发器,同时也有助于更深入的理解和掌握各类触发器的特点与区别。
四、实验内容
1.测试基本Rs触发器的路基功能
按图5-1与非门74L00构成基本RS触发器。
输入端R'
、S'
按接逻辑开关,输出端QQ'
接电平指示器,按表5-3要
求测试逻辑功能
仿真图如下:
表5-3
R'
Q
功能
亠n亠
Q=0
Q=1
不确定
置0
置1
保持
2、测试双JK触发器74LS112逻辑功能
(1)测试FD'
、Sd'
的复位、置位功能
任取一只JK触发器,FD'
、J、K端接逻辑开关,CP端接单次脉冲源,
QQ'
端接电平指示器,按表5-4要求改变R/、Sd'
(J、K、CP出于任意状态),并在FD=0(Sd'
=1)或S'
=0(FD=1)作用期间任意改变J、K及CP的状态,观察QQ'
状态,记录。
仿真图如下:
表5-4
CP
J
K
Sd'
Q'
(2)测试JK触发器的逻辑功能
按表5-5要求改变J、KCP端状态,观察QQ状态变化,观察触发器状态更新时候发生在CP脉冲的下降沿(既CP由1-0)。
记录。
表5-5
FD'
Q+1
0—1
1—0
翻转
4、测试双D触发器74LS74的逻辑功能
(1)测试R/、Sd'
按表5—6要求改变R/、Sd'
(DCP处于任意状态),并在FD'
=0(Sd'
=1)或Sd'
=0(FD'
=1)作用期间任意改变J、K及CP的状态,观察QQ状态,记录。
(2)测试D触发器的罗京
按表5-7要求进行测试,并观察触发器状态的更新是否发生在CP脉冲的上
升沿(既由0-1),记录。
表5-6
R/
x
表5-7
cT
0^1
1~0
五、实验结论
1.通过本次实验了解了各类型触发器的逻辑功能
2.通过实验熟悉了Multisim的使用。
3.对各类触发器的转换方法有了了解。
实验六寄存器功能测试及应用
1、掌握中规模4位双向移位寄存器逻辑功能及使用方法;
2、熟悉移位寄