17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx

上传人:b****4 文档编号:17156511 上传时间:2022-11-28 格式:DOCX 页数:10 大小:16.89KB
下载 相关 举报
17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx_第1页
第1页 / 共10页
17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx_第2页
第2页 / 共10页
17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx_第3页
第3页 / 共10页
17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx_第4页
第4页 / 共10页
17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx_第5页
第5页 / 共10页
点击查看更多>>
下载资源
资源描述

17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx

《17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx(10页珍藏版)》请在冰豆网上搜索。

17秋北理工《数字电子技术》在线作业Word文档下载推荐.docx

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

3. 

以下电路中能产生脉冲定时的是()。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.石英晶体多谐振荡器

4. 

译码器辅以门电路后,更适用于实现多输出逻辑函数,因为它的每个输出为()。

A.或项

B.最小项

C.与项之和

D.最小项之和

5. 

施密特触发器有()个稳定状态,多谐振荡器有()个稳定状态。

A.2、0

B.0、2

C.1、0

D.0、1

6. 

逻辑式F=ABC可变换为()。

A.F=AB+C

B.F=A+BC

C.F=CBA

D.F=A+B+C

7. 

当与门输入信号A、B的输入顺序为()变化时,将可能出现竞争冒险。

A.00→01→11→10

B.00→01→10→11

C.00→10→11→01

D.11→10→00→01

8. 

用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。

A.3.3V

B.5V

C.6.6V

D.10V

9. 

将边沿变化缓慢的信号变成边沿陡峭的脉冲,可使用()。

B.施密特触发器

C.单稳态触发器

D.积分电路

10. 

逻辑与非门的输入/输出逻辑关系为()。

A.有0出0,全1出1

B.有0出1,全1出0

C.相同出0,不同出1

D.有1出0,全0出1

晶体管作为开关使用,指它的工作状态处于()。

A.饱和导通

B.截止

C.关闭

D.暂停

AB 

以下关于组合逻辑电路的说法正确的是()。

A.任意时刻的输出仅取决于该时刻的输入

B.逻辑功能上任意时刻的输出与电路过去的状态无关

C.在电路结构上只包含门电路

D.没有存储单元

ABCD 

计数器按CP脉冲的输入方式可分为()。

A.同步计数器

B.异步计数器

C.延时计数器

D.以上均正确

脉冲整形电路有()。

D.555定时器

BC 

TTL电路在正逻辑系统中,以下相当于输入逻辑“1”的是()。

A.悬空

B.通过电阻2.7kΩ接电源

C.通过电阻2.7kΩ接地

D.通过电阻510Ω接地

ABC 

下列那种是描述时序电路逻辑功能的方法()。

A.逻辑方程组

B.状态图

C.电路图

D.时序图

ABD 

三态输出门的输出状态为()。

A.高电平

B.低电平

C.高阻

D.低阻

按照数据写入的方式,ROM可分为()。

A.掩膜ROM

B.PROM

C.EPROM

D.E2PROM

欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端()。

A.J=K=1

B.J=Q,K=Q

C.J=Q,K=1

D.J=0,K=1

数字系统的优点有()。

A.较大的动态范围

B.可预先决定精度

C.可靠性高

D.对温度变化敏感性低

移存器的一个典型应用是乘、除运算,将数据左移一位就是将移存器中的数乘以2,右移一位就是除以2。

A.错误

B.正确

通常,要将模拟量转换为数字量,需要三个步骤:

即采样保持、量化、编码。

普通的逻辑门电路允许将输出端直接连在一起。

移位寄存器除了具有暂存数码的功能外,还具有将数码移位的功能。

CMOS集成门电路是当前组合逻辑电路的基本逻辑单元。

环形振荡器输出矩形方波,可用作数字电路中的信号源。

异步计数器的优点是结构简单,缺点是速度慢。

n个变量一共有2的n次方个最小值。

在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。

11. 

在逻辑代数中,不管是变量还是函数,它们只有0和1两个取值,且表示数量的大小。

12. 

在逻辑电路中,状态赋值时用1表示高电平,用0表示低电平,则为正逻辑;

反之,用0表示高电平,用1表示低电平,则为负逻辑。

13. 

利用卡诺图化简非完全描述逻辑函数更方便。

14. 

由四个触发器构成的二进制计数电路共有八个计数状态。

15. 

施密特触发器属于电平触发,但使,输入信号从低电平上升时的转换电平和从高电平下降时的转换电平不相同。

16. 

一个译码器配以适当的门电路可实现多个逻辑函数,但是逻辑函数中的自变量个数不能多于译码器输入二进制代码的位数。

17. 

维持阻塞式触发器也存在一次性翻转问题。

18. 

构成计数电路的基本单元是具有记忆作用的触发器。

19. 

三种基本逻辑关系是“与”逻辑、“或”逻辑、“非”逻辑。

20. 

实现触发器的功能转换,有两种方法,即状态方程法和驱动表法。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 小学教育 > 其它课程

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1