《计算机组成原理》复习提纲答案版.doc

上传人:b****2 文档编号:1639730 上传时间:2022-10-23 格式:DOC 页数:8 大小:88.50KB
下载 相关 举报
《计算机组成原理》复习提纲答案版.doc_第1页
第1页 / 共8页
《计算机组成原理》复习提纲答案版.doc_第2页
第2页 / 共8页
《计算机组成原理》复习提纲答案版.doc_第3页
第3页 / 共8页
《计算机组成原理》复习提纲答案版.doc_第4页
第4页 / 共8页
《计算机组成原理》复习提纲答案版.doc_第5页
第5页 / 共8页
点击查看更多>>
下载资源
资源描述

《计算机组成原理》复习提纲答案版.doc

《《计算机组成原理》复习提纲答案版.doc》由会员分享,可在线阅读,更多相关《《计算机组成原理》复习提纲答案版.doc(8页珍藏版)》请在冰豆网上搜索。

《计算机组成原理》复习提纲答案版.doc

如果里面有个别错别字,大家看出来了就自己改过来吧。

老了,眼花了。

《计算机组成原理》复习提纲

第一章:

绪论

1、存储程序概念(基本含义)。

P3

⑴计算机(指硬件)应由运算器、存储器、控制器、输入设备和输出设备五大基本部件组成;

⑵计算机内部采用二进制来表示指令和数据;

⑶将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作

2、冯·诺依曼计算机结构的核心思想是什么?

存储程序控制

3、主机的概念(组成部件是哪些?

中央处理器(运算器和控制器)和主存储器

4、计算机的五大基本部件有哪些?

输入设备,输出设备,存储器,运算器,控制器

5、冯·诺依曼结构和哈佛结构的存储器的设计思想各是什么?

P9

程序存储、程序控制

冯·诺依曼结构也称普林斯顿结构,是一种将程序指令存储器和数据存储器合并在一起的存储器结构。

指令存储地址和数据存储地址指向同一个存储器的不同物理位置。

哈佛结构是一种将程序指令存储和数据存储分开的存储器结构。

CPU首先到指令存储器中读取指令内容,译码后得到数据地址,再到相应的数据存储器中读取数据,并进行下一步的操作(通常是执行)

Cache和主存储器分别是采用的哪种设计思想?

Cache采用哈佛结构,主存储器采用冯.诺依曼结构

6、计算机系统是有软件系统和硬件系统组成的。

7、现代个人PC机在总线结构上基本上都采用的是单总线结构,根据所传送的信息类型不同又可分为哪三类总线?

地址总线,数据总线,控制总线

第二章:

数据的机器层表示

1、定点小数表示范围(原码、补码)

原码定点小数表示范围为:

-(1-2-n)~(1-2-n)

补码定点小数表示范围为:

-1~(1-2-n)

2、定点整数表示范围(原码、补码)

原码定点整数的表示范围为:

-(2n-1)~(2n-1)

补码定点整数的表示范围为:

-2n~(2n-1)

3、浮点数表示范围PPT37

4、规格化的浮点数

5、阶码的移码表示

6、IEEE754浮点数标准

本章复习范围为ftp上第二章的作业题的1、2、3、4题。

第三章:

指令系统

1、指令的基本格式(OP字段和地址字段组成)。

2、指令的地址码结构(3、2、1、0地址指令的区别)

3、非规整型指令的操作码(扩展操作码)

4、编址方式(字编址、字节编址、位编址。

哪种编址方式能支持单字节访问?

哪几种是有地址空间浪费的?

位编址)

5、指令中地址码的位数是和主存容量(寻址空间)、最小寻址单位有关的。

6、常见数据寻址方式的特点:

立即寻址、直接寻址、间接寻址、相对寻址、变址寻址、页面寻址

7、各种数据寻址方式的速度区别?

(课件P56)

由快到慢:

立即寻址0寄存器,0内存

寄存器寻址 1寄存器,0内存

直接寻址 0寄存器,1内存

寄存器间接寻址 1寄存器,1内存

页面寻址 1寄存器,1拼接,1内存

变址寻址(基址寻址、相对寻址)

1寄存器,1ALU运算,1内存

一级间接寻址0寄存器,2内存

多级间接寻址0寄存器,2以上内存

8、各种寻址方式的有效地址EA的计算

直接寻址EA=A、间接寻址EA=(A)、变址寻址EA=A+(RX)、基址寻址EA=(Rb)+D、

页面寻址EA=0∥A或EA=(PC)H∥A、相对寻址EA=(PC)+D

9、什么是精简指令系统(RISC)?

精简指令系统(RISC)方案顾名思义,它是一个精简的指令系统。

从而提高了微理器的效率,但需要更复杂的外部程序。

RISC系统通常比CISC系统要快。

他的80/20规则促进了RISC体系结构的开发。

大多数台式微处理器方案如Intel和Motorola芯片都采用CISC方案;工作站处理器加MIDS芯片DECAlpha和IBMRS系列芯片均采用RISC体系结构。

当前和将来的处理器方案似乎更倾向于RISC。

10、输入输出设备的两种编址方式:

独立编址I/O、统一编址I/O。

本章练习题目范围为ftp上第三章的作业题的1、2、3、4、5、6题。

第四章:

数值的及其运算

1、已知[Y]补求[-Y]补的方法(连同符号位按位取反加一)。

P96

2、双符号位补码的溢出判断与检测方法(两个符号位异号)。

双符号位的含义如下:

Ss1Ss2=00结果为正数,无溢出

Ss1Ss2=01结果正溢

Ss1Ss2=10结果负溢

Ss1Ss2=11结果为负数,无溢出

3、掌握补码的左移、右移运算方法。

正负数符号位都不变

正数的补码右移后的空出位一律以0补入

负数的补码左移后的空出位补0,右移后的空出位补1

4、掌握补码一位乘法运算方法。

P106例4-9

5、掌握补码加减交替除法运算方法p116例4-13

第五章:

存储系统和结构

1、计算机的存储系统包括什么?

高速缓冲存储器,主存储器,辅助存储器

2、存储器分类:

按存取方式分类可分为?

随机存取存储器RAM,只读存储器ROM,顺序存取存储器SAM,直接存取存储器DAM,

按信息的可保存性分类可分为?

易失性存储器,非易失性存储器

3、存储系统层次结构可分为Cache-主存层次和主-辅存层次。

他们各是为了解决什么问题而产生的?

Cache-主存层次是为解决主存速度不足而提出来的,主-辅存层次是为解决主存容量不足而提出来的。

4、掌握字节编址存储器的各种访问方法,将不同长度的数据按要求存放在存储器中P144-145。

不浪费存储器资源的存放方法,从存储字的起始位置开始存放方法,边界对齐的数据存放方法

5、SRAM和DRAM的读写速度比较?

SRAM的存取速度快,但集成度低,功耗也比较大。

DRAM集成度高,功耗小,但存取速度慢。

高速缓冲器和主存储器各是采用了二者中哪种来制作的?

高速缓冲器采用SRAM,主存储器采用DRAM

6、动态RAM(DRAM)的三种刷新方式各是什么?

集中式,分散式,异步式

8、主存容量的扩展:

字扩展,位扩展,同时扩展。

存储芯片的地址分配和片选。

P157

位扩展指只在位数方向扩展(加大字长),而芯片的字数和存储器的字数是一致的。

位扩展的连接方式是将各存储芯片的地址线、片选线和读/写线相应地并联起来,而将各芯片的数据线单独列出。

字扩展是指仅在字数方向扩展,而位数不变。

字扩展将芯片的地址线、数据线、读/写线并联,由片选信号来区分各个芯片。

同时扩展是指当构成一个容量较大的存储器时,往往需要在字数方向和位数方向上同时扩展,这将是前两种扩展的组合。

CPU要实现对存储单元的访问,首先要选择存储芯片,即进行片选;然后再从选中的芯片中依地址码选择出相应的存储单元,以进行数据的存取,这称为字选。

片内的字选是由CPU送出的N条低位地址线完成的,地址线直接接到所有存储芯片的地址输入端(N由片内存储容量2N决定),而片选信号则是通过高位地址得到的。

实现片选的方法可分为3种:

即线选法、全译码法和部分译码法。

课后题P184-1855-10,5-11,ftp上第三章的作业题的1、2

第六章:

中央处理器

1、中央处理器的组成包括哪些部件?

运算器和控制器

2、控制器有哪几种控制方式?

各有何特点?

对指令流的控制:

指令流出的控制

指令分析与执行的控制

指令流向的控制

3、中央处理器有哪些专用寄存器?

各完成什么功能?

程序计数器(PC)、指令寄存器(IR)、存储器地址寄存器(MAR)、存储器数据寄存器(MDR)、状态标志寄存器(PSWR)

程序计数器用来存放正在执行的指令地址或接着要执行的下条指令地址

指令寄存器用来存放从存储器中取出的指令

存储器地址寄存器用来保存当前CPU所访问的主存单元的地址

存储器数据寄存器用来暂时存放由主存储器读出的一条指令或一个数据字;反之,当向主存存入一条指令或一个数据字时,也暂时将它们存放在存储器数据寄存器中。

状态标志寄存器用来存放程序状态字的。

程序状态字的各位表征程序和机器运行的状态

4、控制器的硬件实现方法中,组合逻辑控制器和微程序控制器的区别?

组合逻辑型

这种控制器称为常规控制器或硬布线控制器,它是采用组合逻辑技术来实现的,其微操作序列形成部件是由门电路组成的复杂树形网络。

组合逻辑控制器的最大优点是速度快,但是微操作信号发生器的结构不规整,使得设计、调试、维修较困难,难以实现设计自动化。

微程序控制器

它是采用存储逻辑来实现的,也就是把微操作信号代码化,使每条机器指令转化成为一段微程序并存入一个专门的存储器(控制存储器)中,微操作控制信号由微指令产生。

它具有设计规整、调试、维修以及更改、扩充指令方便的优点,易于实现自动化设计,已成为当前控制器的主流。

但是,由于它增加了一级控制存储器,所以指令执行速度比组合逻辑控制器慢。

5、什么是三级时序系统?

指令周期、机器周期、节拍和工作脉冲之间的关系是什么?

机器周期、节拍、工作脉冲为三级时序系统

时间从长到短的关系

6、一条指令的运行过程可分为几个阶段?

其中哪个阶段属于公共操作?

取指令阶段、分析取数阶段和执行阶段

取指令阶段

7、掌握取指令阶段的微指令操作序列。

P201

8、理解微程序控制的有关术语(如微命令、微操作、微指令、微程序等),并掌握微程序和普通的程序指令之间的关系。

课件P74

一条机器指令可以分解成一个微操作序列,这些微操作是计算机中最基本的、不可再分解的操作。

微命令是控制计算机各部件完成某个基本微操作的命令。

微命令和微操作是一一对应的。

微命令是微操作的控制信号,微操作是微命令的操作过程

微指令是指控制存储器中的一个单元的内容,即控制字,它是若干个微命令的集合。

存放控制字的控制存储器的单元地址就称为微地址。

一条微指令通常至少包含两大部分信息:

①操作控制字段,又称微操作码字段,用以产生某一步操作所需的各微操作控制信号。

②顺序控制字段,又称微地址码字段,用以控制产生下一条要执行的微指令地址。

9、理解微程序控制计算机的两个层次(传统机器层和微程序层)P203页最下面。

微程序控制的计算机涉及到两个层次:

一个是机器语言或汇编语言程序员所看到的传统机器层,包括:

机器指令、工作程序、主存储器;另一个是机器设计者看到的微程序层,包括:

微指令、微程序和控制存储器。

9、微指令编码法有哪三种?

哪种编码方法指令字最长?

哪种最短?

哪种编码方法并行性最好?

哪种最差?

在字段编码法中,我们是将兼容性的微指令放在同一字段还是将互斥性的微指令放在同一字段?

1.直接控制法(不译码法),2.最短编码法,3.字段编码法

2.直接控制法指令字长最长,结构简单,并行性强,操作速度快,最短编码法的微指令字长最短,微命令数目越多,译码器就越复杂

3.在字段编码法中,互斥的在同一字段,兼容的在不同字段

例题:

单总线中央处理器的逻辑结构如图所示,部件中数据传输方向由图中箭头标示。

IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存,MAR为主存地址寄存器,MDR为数据缓冲寄存器,R0~R3是通用寄存器,拟出加法指令ADDR1,(R2);[R1+(R2)→R1]的读取和执行流程。

其中R1表示寄存器寻址,(R2)表示寄存器间接寻址。

课后题P2346-14

第七章:

外部设备

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 工程科技 > 材料科学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1