17春秋北交《计算机组成原理》在线作业一Word下载.docx

上传人:b****5 文档编号:16319141 上传时间:2022-11-22 格式:DOCX 页数:20 大小:21.32KB
下载 相关 举报
17春秋北交《计算机组成原理》在线作业一Word下载.docx_第1页
第1页 / 共20页
17春秋北交《计算机组成原理》在线作业一Word下载.docx_第2页
第2页 / 共20页
17春秋北交《计算机组成原理》在线作业一Word下载.docx_第3页
第3页 / 共20页
17春秋北交《计算机组成原理》在线作业一Word下载.docx_第4页
第4页 / 共20页
17春秋北交《计算机组成原理》在线作业一Word下载.docx_第5页
第5页 / 共20页
点击查看更多>>
下载资源
资源描述

17春秋北交《计算机组成原理》在线作业一Word下载.docx

《17春秋北交《计算机组成原理》在线作业一Word下载.docx》由会员分享,可在线阅读,更多相关《17春秋北交《计算机组成原理》在线作业一Word下载.docx(20页珍藏版)》请在冰豆网上搜索。

17春秋北交《计算机组成原理》在线作业一Word下载.docx

A.Cache

B.ROM

C.静态存储器

D.动态存储器

8.计算机内常采用()作为字符编码。

A.ASCII码

B.原码

C.反码

D.补码

9.采用DMA方式传送数据时,每传送一个数据就要用一个______时间。

A.指令周期

B.机器周期

C.存储周期

D.总线周期

10.某DRAM芯片,其存储容量为512K×

8位,该芯片的地址线和数据线数目为()

A.8,512

B.512,8

C.18,8

D.19,8

11.以下叙述正确的是()

A.主存的存取速度可以与CPU匹配

B.主存由RAM构成,不包括ROM

C.辅存中的程序需要调入主存中才能运行

D.若指令的地址码为20位,则主存容量一定是20MB

12.总线的数据通路宽度是指_____

A.能一次并行传送的数据位数

B.可依次串行传送的数据位数

C.单位时间内可传送的数据位数

D.可一次传送的数据的最大值

13.关于浮点数加减法以下论述正确的是()

A.对阶时较小的数进行左移

B.对阶时小阶向大阶对齐

C.对阶时大阶向小阶对齐

D.对阶时较大的数进行左移

14.当前设计高性能计算机的重要技术途径是()。

A.提高CPU主频

B.扩大主存容量

C.采用非冯?

诺依曼结构

D.采用并行处理技术

15.目前我们所说的个人台式商用机属于()。

A.巨型机

B.中型机

C.小型机

D.微型机

二、多选题(共15道试题,共45分。

)V1.指令中用到的数据可以来自()

A.通用寄存器

B.微程序存储器

C.输入输出接口

D.内存单元

CD

2.以下错误的是()

A.中断方式一般用于处理随机出现的服务请求

B.外部设备一旦发出中断请求,便能立即得到CPU的响应

C.外部设备一旦发出中断请求,CPU应当立即响应

D.中断方式可用于CPU向外围设备的请求

3.计算机可应用于()。

A.科学计算

B.工业控制

C.虚拟现实

D.人工智能

BCD

4.以下叙述中()是错误的。

A.RISC机一定采用流水技术

B.采用流水技术的机器一定是RISC机

C.CISC机一定不采用流水技术。

C

5.微指令格式可分为_____。

A.垂直

B.定长

C.不定长

D.水平

D

6.在一地址格式的指令中,下列____是不正确的。

A.仅有一个操作数,其地址由指令的地址码提供;

B.可能有一个操作数,也可能有两个操作数;

C.一定有两个操作数,另一个是隐含的;

D.指令的地址码字段存放的一定是操作码。

7.下述____种情况不会提出中断请求。

A.产生存储周期“窃取”;

B.在键盘输入过程中,每按一次键;

C.两数相加结果为零;

D.结果溢出。

8.总线特性包括()

A.机械特性

B.电气特性

C.功能特性

D.时间特性

9.常用的虚拟存储系统由____两级存储器组成,其中辅存是大容量的磁表面存储器。

A.主存

B.辅存

C.cache

D.通用寄存器

B

10.下列中断作用的描述正确的是()

A.运行CPU与多IO设备并行工作

B.实现大通连的数据传递,而不受CPU干预

C.运行用户干预机器

D.程序计数器

E.实现多处理机系统中处理机之间的联系

11.计算机硬件不能直接识别和运行的有()程序。

A.机器语言

B.汇编语言

C.高级语言

D.VHDL

12.一个总线传输周期包括______。

A.申请分配阶段

B.寻址阶段

C.传输阶段

D.结束阶段

13.目前流行的总线标准有()

A.ISA

B.EISA

C.VESA

D.PCI

14.I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为____三种。

A.立即响应

B.异步定时

C.同步定时

D.异步响应

BC

15.下列叙述中____是不正确的。

A.主存可由RAM和ROM组成;

B.主存只能由ROM组成;

C.主存只能由RAM组成;

D.主存只能由SRAM组成。

三、判断题(共10道试题,共25分。

)V1.在程序的执行过程中,Cache与主存的地址映象是由程序员和操作系统共同协调完成的

A.错误

B.正确

2.集中刷新方式有死区,异步刷新方式没有死区。

3.指令周期就是CPU从取出一条指令、分析指令并执行这条指令所花费的时间。

4.存储器采用双译码方式比单译码方式减少了地址选择线的数目。

5.RISC机器一定采用流水技术。

6.隐指令是指操作数隐含在操作码中的指令。

7.信息传输基本有串行传送、并行传送、分时传送三种方式

8.在磁盘存储器中,查找时间是使磁头移动到要找的柱面上所需的时间。

9.高速缓存通常用SRAM芯片构成。

10.单总线结构系统是指:

各大功能部件之间用一组总线连接。

)V1.从信息流的传送效率来看,______工作效率最低

A.三总线系统

B.单总线系统

C.双总线系统

D.多总线系统

2.一个256K×

8的存储器,其地址线和数据线总和为()

A.16

B.18

C.26

D.20

3.计算机的外围设备是指_____

A.输入/输出设备

B.外存设备

C.通信设备

D.除主机外的其他设备

4.补码加减法是指()。

A.操作数用补码表示,两数尾数相加减,符号位单独处理,减法用加法代替

B.操作数用补码表示,两数尾数相加减,符号位单独处理,加法用减法代替

C.操作数用补码表示,连同符号位直接相加减,减某数用加负某数的补码代替,结果的符号在运算中形成

D.操作数用补码表示,由数符决定两尾数的操作,符号位单独处理

5.在下列几种存储器中,CPU可直接访问的是(  )

A.主存储器

B.磁盘

C.磁带

D.光盘

6.某存储器芯片的存储容量为8K×

12位,则它的地址线为()。

A.11

B.12

C.13

D.14

7.下述I/O控制方式中,主要由程序实现的是______。

A.PPU(外围处理机)方式

B.中断方式

C.DMA方式

D.通道方式

8.采用DMA方式传送数据时,每传送一个数据就要用一个______时间。

9.中断向量地址是______

A.子程序入口地址

B.中断源服务程序入口地址

C.中断服务程序入口地址

D.中断返回地址

10.系统总线中控制线的功能是______

A.提供主存、I/O接口设备的控制信号和响应信号及时序信号

B.提供数据信息

C.提供主存、I/O接口设备的控制信号

D.提供主存、I/O接口设备的响应信号

11.浮点加减中的对阶的方法是()

A.将较小的一个阶码调整到与较大的一个阶码相同

B.将较大的一个阶码调整到与较小的一个阶码相同

C.将被加数的阶码调整到与加数的阶码相同

D.将加数的阶码调整到与被加数的阶码相同

12.用于对某个寄存器中操作数的寻址方式称为()寻址。

13.断电后会丢失信息的是()。

A.ROM

B.RAM

C.PROM

D.快闪存储器

15.通道是重要的I/O方式,其中适合连接大量终端及打印机的通道是______。

)V1.总线特性包括()

2.下述____种情况不会提出中断请求。

3.主机与设备传送数据时,采用______,主机与设备是非串行工作的。

A.程序查询方式;

B.中断方式;

C.DMA方式;

D.通道。

4.常用的虚拟存储系统由____两级存储器组成,其中辅存是大容量的磁表面存储器。

5.水平型微指令的特点不包括______。

A.一次可以完成多个操作;

B.微指令的操作控制字段不进行编码;

C.微指令的格式简短;

D.微指令的格式较长。

6.在组合逻辑控制器中,微操作控制信号由____决定

A.指令操作码

B.时序

C.状态条件

D.地址

7.指令中用到的数据可以来自()

8.虚拟存储器分为____.

A.页式

B.段式

C.段页式

D.块式

9.I/O与主机交换信息的方式中,中断方式的特点是_____。

A.CPU与设备串行工作;

B.CPU与设备并行工作;

C.传送与主程序串行工作;

D.传送与主程序并行工作。

10.I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为____三种。

11.CPU采用同步控制方式时,控制器使用____组成多极时序系统。

A.机器周期

B.节拍

C.频率

D.门电路

12.以下错误的是()

13.计算机硬件不能直接识别和运行的有()程序。

14.一个总线传输周期包括______。

15.下列叙述中______是不正确的。

A.控制器产生的所有控制信号称为微指令;

B.微程序控制器比硬连线控制器更加灵活;

C.微处理器的程序称为微程序;

D.指令就是微指令。

)V1.程序查询方式是利用硬件控制来实现CPU和I/O设备之间的数据传送。

2.在中央处理器中,运算器可以向控制器发出命令进行运算操作

3.中断传送职能在一个指令周期结束后进行,而DMA传送可以在两个机器周期之间进行

4.脉冲是时序系统中最小的时间单位。

5.主存储器和CPU之间增加高速缓冲存储器的目的是扩大CPU中通用寄存器的数量。

6.1KB=1000字节

7.中断传送职能在一个指令周期结束后进行,而DMA传送可以在两个机器周期之间进行

8.高速缓存通常用SRAM芯片构成。

9.CPU内部各寄存器及运算器之间的连线属于系统总线。

10.一个16K×

32位的存储器,其地址线和数据线的总和是48。

)V1.采用DMA方式传送数据时,每传送一个数据就要用一个______时间。

2.关于浮点数加减法以下论述正确的是()

3.浮点加减中的对阶的方法是()

4.EPROM是指()

A.读写存储器

B.只读存储器

C.可编程的只读存储器

D.光擦除可编程的只读存储器

5.在主存和CPU之间增加cache存储器的目的是()

A.增加内存容量

B.提高内存可靠性

C.解决CPU和主存之间的速度匹配问题

D.增加内存容量,同时加快存取速度

6.断电后会丢失信息的是()。

7.用于对某个寄存器中操作数的寻址方式称为()寻址。

8.某存储器芯片的存储容量为8K×

9.某存储器芯片的存储容量为8K×

8位,则它的地址线和数据线引脚相加的和为()

A.12

B.13

C.21

D.22

10.中断向量地址是______

11.有关高速缓冲存储器Cache的说法正确的是()。

A.只能在CPU以外

B.CPU内外都可以设置Cache

C.只能在CPU以内

D.若存在Cache,CPU就不能再访问内存

12.以下叙述正确的是()

13.从信息流的传送效率来看,______工作效率最低

14.若[x]反=1.1011,则x=()。

15.下述I/O控制方式中,主要由程序实现的是______。

)V1.以下错误的是()

2.计算机硬件不能直接识别和运行的有()程序。

3.下列叙述中______是不正确的。

4.总线特性包括()

5.以下叙述中()是错误的。

6.指令中用到的数据可以来自()

7.I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为____三种。

8.CPU采用同步控制方式时,控制器使用____组成多极时序系统。

9.目前流行的总线标准有()

10.在组合逻辑控制器中,微操作控制信号由____决定

11.水平型微指令的特点不包括______。

12.下述____种情况不会提出中断请求。

13.虚拟存储器分为____.

14.微指令格式可分为_____。

15.以下叙述中()是正确的。

A.取指令操作是控制器固有的功能,不需要在操作码控制下完成

B.所有指令的取指令操作都是相同的

C.在指令长度相同的情况下,所有指令的取指操作都是相同的

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 国外设计风格

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1