组合逻辑电路器件Word文件下载.docx

上传人:b****6 文档编号:16223926 上传时间:2022-11-21 格式:DOCX 页数:30 大小:521.18KB
下载 相关 举报
组合逻辑电路器件Word文件下载.docx_第1页
第1页 / 共30页
组合逻辑电路器件Word文件下载.docx_第2页
第2页 / 共30页
组合逻辑电路器件Word文件下载.docx_第3页
第3页 / 共30页
组合逻辑电路器件Word文件下载.docx_第4页
第4页 / 共30页
组合逻辑电路器件Word文件下载.docx_第5页
第5页 / 共30页
点击查看更多>>
下载资源
资源描述

组合逻辑电路器件Word文件下载.docx

《组合逻辑电路器件Word文件下载.docx》由会员分享,可在线阅读,更多相关《组合逻辑电路器件Word文件下载.docx(30页珍藏版)》请在冰豆网上搜索。

组合逻辑电路器件Word文件下载.docx

其中GS为控制使能标志,当按下S0~S9任意一个键时,GS=1,表示有信号输入;

当S0~S9均没按下时,GS=0,表示没有信号输入,此时的输出代码0000为无效代码。

二.二进制编码器

用n位二进制代码对2n个信号进行编码的电路称为二进制编码器。

3位二进制编码器有8个输入端3个输出端,所以常称为8线—3线编码器,其功能真值表见表4.1.2,输入为高电平有效。

表4.1.2编码器真值表

I0I1I2I3I4I5I6I7

A2A1A0

10000000

01000000

00100000

00010000

00001000

00000100

00000010

00000001

000

001

010

011

100

101

110

111

由真值表写出各输出的逻辑表达式为:

用门电路实现逻辑电路。

图4.1.23位二进制编码器

三.优先编码器

优先编码器——允许同时输入两个以上的编码信号,编码器给所有的输入信号规定了优先顺序,当多个输入信号同时出现时,只对其中优先级最高的一个进行编码。

74148是一种常用的8线-3线优先编码器。

其功能如表4.1.3所示,其中I0~I7为编码输入端,低电平有效。

A0~A2为编码输出端,也为低电平有效,即反码输出。

其他功能:

(1)EI为使能输入端,低电平有效。

(2)优先顺序为I7→I0,即I7的优先级最高,然后是I6、I5、…、I0。

(3)GS为编码器的工作标志,低电平有效。

(4)EO为使能输出端,高电平有效。

表4.1.374148优先编码器真值表

EII0I1I2I3I4I5I6I7

A2A1A0GSEO

×

011111111

0

01

011

0111

01111

011111

0111111

001111111

11111

11110

10101

11001

11101

其逻辑图如图所示。

图4.1.374148优先编码器的逻辑图

四.编码器的应用

1.编码器的扩展

集成编码器的输入输出端的数目都是一定的,利用编码器的输入使能端EI、输出使能端EO和优先编码工作标志GS,可以扩展编码器的输入输出端。

图4.1.4所示为用两片74148优先编码器串行扩展实现的16线—4线优先编码器。

图4.1.4串行扩展实现的16线—4线优先编码器

它共有16个编码输入端,用X0~X15表示;

有4个编码输出端,用Y0~Y3表示。

片1为低位片,其输入端I0~I7作为总输入端X0~X7;

片2为高位片,其输入端I0~I7作为总输入端X8~X15。

两片的输出端A0、A1、A2分别相与,作为总输出端Y0、Y1、Y2,片2的GS端作为总输出端Y3。

片1的输出使能端EO作为电路总的输出使能端;

片2的输入使能端EI作为电路总的输入使能端,在本电路中接0,处于允许编码状态。

片2的输出使能端EO接片的输入使能端EI,控制片1工作。

两片的工作标志GS相与,作为总的工作标志GS端。

电路的工作原理为:

当片2的输入端没有信号输入,即X8~X15全为1时,GS2=1(即Y3=1),EO2=0(即EI1=0),片1处于允许编码状态。

设此时X5=0,则片1的输出为A2A1A0=010,由于片2输出A2A1A0=111,所以总输出Y3Y2Y1Y0=1010。

当片2有信号输入,EO2=1(即EI1=1),片1处于禁止编码状态。

设此时X12=0(即片2的I4=0),则片2的输出为A2A1A0=011,且GS2=0。

由于片1输出A2A1A0=111,所以总输出Y3Y2Y1Y0=0011。

2.组成8421BCD编码器

图4.1.5所示是用74148和门电路组成的8421BCD编码器,输入仍为低电平有效,输出为8421DCD码。

工作原理为:

当I9、I8无输入(即I9、I8均为高平)时,与非门G4的输出Y3=0,同时使74148的EI=0,允许74148工作,74148对输入I0~I7进行编码。

如I5=0,则A2A1A0=010,经门G1、G2、G3处理后,Y2Y1Y0=101,所以总输出Y3Y2Y1Y0=0101。

这正好是5的842lBCD码。

当I9或I8有输入(低电平)时,与非门G4的输出Y3=1,同时使74148的EI=1,禁止74148工作,使A2A1A0=111。

如果此时I9=0,总输出Y3Y2Y1Y0=1001。

如果I8=0,总输出Y3Y2Y1Y0=1000。

正好是9和8的842lBCD码。

图4.1.574148组成8421BCD编码器

4.2译码器

一.译码器的基本概念及工作原理

译码器——将输入代码转换成特定的输出信号。

假设译码器有n个输入信号和N个输出信号,如果N=2n,就称为全译码器,常见的全译码器有2线—4线译码器、3线—8线译码器、4线—16线译码器等。

如果N<2n,称为部分译码器,如二一十进制译码器(也称作4线—10线译码器)等。

下面以2线—4线译码器为例说明译码器的工作原理和电路结构。

2线—4线译码器的功能如表4.2.1所示。

表4.2.12线—4线译码器功能表

EIAB

Y0Y1Y2Y3

1111

0111

1011

1101

1110

由表4.2.1可写出各输出函数表达式:

用门电路实现2线—4线译码器的逻辑电路如图4.2.1所示。

图4.2.12线—4线译码器逻辑图

二.集成译码器

1.二进制译码器74138

74138是一种典型的二进制译码器,其逻辑图和引脚图如图4.2.2所示。

它有3个输入端A2、A1、A0,8个输出端Y0~Y7,所以常称为3线—8线译码器,属于全译码器。

输出为低电平有效,G1、G2A和G2B为使能输入端。

图4.2.274138集成译码器逻辑图

表4.2.23线—8线译码器74138功能表

G1G2AG2B

Y0Y1Y2Y3Y4Y5Y6Y7

×

1

000

001

010

011

100

101

110

111

11111111

01111111

10111111

11011111

11101111

11110111

11111011

11111101

11111110

2.8421BCD译码器7442(自学)

三.译码器的应用

1.译码器的扩展

利用译码器的使能端可以方便地扩展译码器的容量。

图4.2.4所示是将两片74138扩展为4线—16线译码器。

其工作原理为:

当E=1时,两个译码器都禁止工作,输出全1;

当E=0时,译码器工作。

这时,如果A3=0,高位片禁止,低位片工作,输出Y0~Y7由输入二进制代码A2AlA0决定;

如果A3=1,低位片禁止,高位片工作,输出Y8~Y15由输入二进制代码A2AlA0决定。

从而实现了4线—16线译码器功能。

图4.2.4两片74138扩展为4线—16线译码器

2.实现组合逻辑电路

由于译码器的每个输出端分别与一个最小项相对应,因此辅以适当的门电路,便可实现任何组合逻辑函数。

例4.2.1试用译码器和门电路实现逻辑函数

解:

(1)将逻辑函数转换成最小项表达式,再转换成与非—与非形式。

=m3+m5+m6+m7

=

(2)该函数有三个变量,所以选用3线—8线译码器74138。

用一片74138加一个与非门就可实现逻辑函数L,逻辑图如图4.2.5所示。

 

例4.2.2某组合逻辑电路的真值表如表4.2.4所示,试用译码器和门电路设计该逻辑电路。

(1)写出各输出的最小项表达式,再转换成与非—与非形式。

(2)选用3线—8线译码器74138。

设A=A2、B=A1、C=A0。

将L、F、G的逻辑表达式与74138的输出表达式相比较,有:

用一片74138加三个与非门就可实现该组合逻辑电路,逻辑图如图4.2.6所示。

表4.2.4例4.2.2的真值表

ABC

LFG

可见,用译码器实现多输出逻辑函数时,优点更明显。

3.构成数据分配器

数据分配器——将一路输入数据根据地址选择码分配给多路数据输出中的某一路输出。

它的作用与图4.2.7所示的单刀多掷开关相似。

由于译码器和数据分配器的功能非常接近,所以译码器一个很重要的应用就是构成数据分配器。

也正因为如此,市场上没有集成数据分配器产品,只有集成译码器产品。

当需要数据分配器时,可以用译码器改接。

例4.2.3用译码器设计一个“1线-8线”数据分配器。

表4.2.5数据分配器功能表

地址选择信号

输出

D=D0

D=D1

D=D2

D=D3

D=D4

D=D5

D=D6

D=D7

图4.2.8用译码器构成数据分配器

四.数字显示译码器

在数字系统中,常常需要将数字、字母、符号等直观地显示出来,供人们读取或监视系统的工作情况。

能够显示数字、字母或符号的器件称为数字显示器。

在数字电路中,数字量都是以一定的代码形式出现的,所以这些数字量要先经过译码,才能送到数字显示器去显示。

这种能把数字量翻译成数字显示器所能识别的信号的译码器称为数字显示译码器。

常用的数字显示器有多种类型。

按显示方式分,有字型重叠式、点阵式、分段式等。

按发光物质分,有半导体显示器,又称发光二极管(LED)显示器、荧光显示器、液晶显示器、气体放电管显示器等。

目前应用最广泛的是由发光二极管构成的七段数字显示器。

1.七段数字显示器原理

七段数字显示器就是将七个发光二极管(加小数点为八个)按一定的方式排列起来,七段a、b、c、d、e、f、g(小数点DP)各对应一个发光二极管,利用不同发光段的组合,显示不同的阿拉伯数字。

图4.2.9七段数字显示器及发光段组合图(a)显示器(b)段组合图

按内部连接方式不同,七段数字显示器分为共阴极和共阳极两种。

图4.2.10半导体数字显示器的内部接法(a)共阳极接法(b)共阴极接法

半导体显示器的优点是工作电压较低(1.5~3V)、体积小、寿命长、亮度高、响应速度快、工作可靠性高。

缺点是工作电流大,每个字段的工作电流约为10mA左右。

2.七段显示译码器7448

七段显示译码器7448是一种与共阴极数字显示器配合使用的集成译码器,它的功能是将输入的4位二进制代码转换成显示器所需要的七个段信号a~g。

表4.2.6为它的逻辑功能表。

a~g为译码输出端。

另外,它还有3个控制端:

试灯输入端LT、灭零输入端RBI、特殊控制端BI/RBO。

其功能为:

(1)正常译码显示。

LT=1,BI/RBO=1时,对输入为十进制数l~15的二进制码(0001~1111)进行译码,产生对应的七段显示码。

(2)灭零。

当输入RBI=0,而输入为0的二进制码0000时,则译码器的a~g输出全0,使显示器全灭;

只有当RBI=1时,才产生0的七段显示码。

所以RBI称为灭零输入端。

(3)试灯。

当LT=0时,无论输入怎样,a~g输出全1,数码管七段全亮。

由此可以检测显示器七个发光段的好坏。

LT称为试灯输入端。

(4)特殊控制端BI/RBO。

BI/RBO可以作输入端,也可以作输出端。

作输入使用时,如果BI=0时,不管其他输入端为何值,a~g均输出0,显示器全灭,。

因此BI称为灭灯输入端。

作输出端使用时,受控于RBI。

当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。

所以,RBO又称为灭零输出端。

将BI/RBO和RBI配合使用,可以实现多位数显示时的“无效0消隐”功能。

在多位十进制数码显示时,整数前和小数后的0是无意义的,称为“无效0”。

在图4.2.12所示的多位数码显示系统中,就可将无效0灭掉。

从图中可见,由于整数部分7448除最高位的RBI接0、最低位的RBI接1外,其余各位的RBI均接受高位的RBO

输出信号。

所以整数部分只有在高位是0,而且被熄灭时,低位才有灭零输入信号。

同理,小数部分除最高位的RBI接1、最低位的RBI接0外,其余各位均接受低位的RBO输出信号。

所以小数部分只有在低位是0、而且被熄灭时,高位才有灭零输入信号。

从而实现了多位十进制数码显示器的“无效0消隐”功能。

表4.2.6七段显示译码器7448的逻辑功能表

功能

(输入)

输入

输入/输出

显示

字形

LTRBI

A3A2A1A0

BI/RBO

abcdefg

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

灭灯

灭零

试灯

11

10

0000

0001

0010

0011

0100

0101

0110

1000

1001

1010

1100

1111110

0110000

1101101

1111001

0110011

1011011

0011111

1110000

1111111

1110011

0001101

0011001

0100011

1001011

0001111

0000000

1111111

4.3数据选择器

4.3.1数据选择器的基本概念及工作原理

数据选择器——根据地址选择码从多路输入数据中选择一路,送到输出。

它的作用与图4.3.1所示的单刀多掷开关相似。

常用的数据选择器有4选1、8选1、16选1等多种类型。

下面以4选1为例介绍数据选择器的基本功能、工作原理及设计方法。

四选一数据选择器的功能如表4.3.1所示。

表4.3.14选1数据选择器功能表

G

A1A0

D3D2D1D0

Y

00

01

根据功能表,可写出输出逻辑表达式

由逻辑表达式画出逻辑图如图4.3.2所示。

图4.3.24选1数据选择器的逻辑图

二.集成数据选择器

74151是一种典型集成8选1数据选择器,其逻辑图和引脚图如图4.3.3所示。

它有8个数据输入端D0~D7,3个地址输入端A2、A1、A0,2个互补的输出端Y和

,1个使能输入端G,使能端G仍为低电平有效。

74151的功能表如表4.3.2所示。

三.数据选择器的应用

1.数据选择器的通道扩展

作为一种集成器件,最大规模的数据选择器是16选1。

如果需要更大规模的数据选择器,可进行通道扩展。

用两片74151和3个门电路组成的16选1的数据选择器电路如图4.3.4所示。

图4.3.4用两片74151组成的16选1数据选择器的逻辑图

2.实现组合逻辑函数

(1)当逻辑函数的变量个数和数据选择器的地址输入变量个数相同时,可直接用数据选择器来实现逻辑函数。

例4.3.1试用8选1数据选择器74151实现逻辑函数

解法1:

①将逻辑函数转换成最小项表达式

②将输入变量接至数据选择器的地址输入端,即A=A2,B=A1,C=A0。

输出变量接至数据选择器的输出端,即L=Y。

将逻辑函数L的最小项表达式与74151的功能表相比较,显然,L式中出现的最小项,对应的数据输入端应接1,L式中没出现的最小项,对应的数据输入端应接0。

即D3=D5=D6=D7=1;

D0=D1=D2=D4=0。

③画出连线图如图4.3.5所示。

解法2:

①作出逻辑函数L的真值表如表4.3.3所示。

将真值表中L取值为1的最小项所对应的数据输入端接1,L取值为0的最小项,对应的数据输入端接0。

表4.3.3L的真值表

L

(2)当逻辑函数的变量个数大于数据选择器的地址输入变量个数时,不能用前述的简单办法。

应分离出多余的变量,把它们加到适当的数据输入端。

例4.3.2试用4选1数据选择器实现逻辑函数:

①由于函数L有三个输入信号A、B、C,

而4选1仅有两个地址端A1和A0,所以选A、B接到地址输入端,且A=A1,B=A0。

②将C加到适当的数据输入端。

③画出连线图如图4.3.6所示。

4.4数值比较器

一.数值比较器的基本概念及工作原理

数值比较器——对两个位数相同的二进制整数进行数值比较并判定其大小关系。

1.1位数值比较器

1位数值比较器的功能是比较两个1位二进制数A和B的大小,比较结果有三种情况,即:

A>B、A<B、A=B。

其真值表如表4.4.1所示。

由真值表写出逻辑表达式:

FA>B=

FA<B=

FA=B=

由以上逻辑表达式可画出逻辑图如图4.4.1所示。

表4.4.11位数值比较器真值表

AB

FA>BFA<BFA=B

11

2.考虑低位比较结果的多位比较器

1位数值比较器只能对两个1位二进制数进行比较。

而实用的比较器一般是多位的,而且考虑低位的比较结果。

下面以2位为例讨论这种数值比较器的结构及工作原理。

2位数值比较器的真值表如表4.4.2所示。

其中A1、B1、A0、B0为数值输入端,IA>B、IA<B、IA=B为级联输入端,是为了实现2位以上数码比较时,输入低位片比较结果而设置的。

FA>B、FA<B、FA=B为本位片三种不同比较结果输出端。

表4.4.22位数值比较器的真值表

数值输入

级联输入

A1B1

A0B0

IA>BIA<BIA=B

A1>B1

A1<B1

A1=B1

  

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 小学教育 > 语文

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1