74ls148管脚图引脚功能表真值表逻辑图扩展Word文件下载.doc
《74ls148管脚图引脚功能表真值表逻辑图扩展Word文件下载.doc》由会员分享,可在线阅读,更多相关《74ls148管脚图引脚功能表真值表逻辑图扩展Word文件下载.doc(3页珍藏版)》请在冰豆网上搜索。
〈74ls148管脚功能〉
〈74ls148引脚图〉
74ls148优先编码器管脚功能介绍:
为16脚的集成芯片,电源是VCC(16)
GND(8),I0—I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。
〈74ls148逻辑图〉
〈74ls148逻辑表达式〉
使能端OE(芯片是否启用)的逻辑方程:
OE=I0·
I1·
I2·
I3·
I4·
I5·
I6·
I7·
IE
当OE输入IE=1时,禁止编码、输出(反码):
A2,A1,A0为全1。
当OE输入IE=0时,允许编码,在I0~I7输入中,输入I7优先级最高,其余依次为:
I6,I5,I4,I3,I2,I0,I0等级排列。
输入
输出
EI
I0
I1
I2
I3
I4
I5
I6
I7
A2
A1
A0
GS
EO
1
x
<
优先编码器74ls148功能表>
从以上的的功能表中可以得出,74ls148输入端优先级别的次序依次为I7,I6,…,I0。
当某一输入端有低电平输入,且比它优先级别高的输入端没有低电平输入时,输出端才输出相应该输入端的代码。
例如:
I5=0且I6=I7=1(I6、I7优先级别高于I5)则此时输出代码010(为(5)10=(101)2的反码)这就是优先编码器的工作原理。
74ls148真值表>
由74ls148真值表可列输出逻辑方程为:
A2=(I4+I5+I6+I7)IE
A1=(I2I4I5+I3I4I5+I6+7)·
A0=(I1I2I4I6+I3I4I6+I5I6+I7)·
用两个74ls148优先编码器芯片扩展为十六线-四线优先编码器的电路连线图