基于89C51单片机的电动机转速控制器设计Word文档下载推荐.docx
《基于89C51单片机的电动机转速控制器设计Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《基于89C51单片机的电动机转速控制器设计Word文档下载推荐.docx(40页珍藏版)》请在冰豆网上搜索。
步进电机直接由数字信号控制,其控制程序可以分为脉冲序列的生成、方向的控制、步进电机变速控制程序3部分。
2.1步进电机控制的基本原理
步进电机的基本控制包括转向控制和速度控制2个方面。
如图2.1.1,从结构上看,步进电机分为三相、四相、五相等类型,常用的则以三相为主。
三相步进电机的工作方式有三相单三拍、三相双三拍和三相六拍3种,下面具体加以阐述。
(1)换相顺序的控制
步进电机通电换相这个过程称为脉冲分配。
例如,三相步进电机在单三拍的工作方式下,其各相的通电顺序为A-B-C-A,通电控制脉冲必须按照这一顺序分别控制A、B、C相得通断。
三相双三拍的通电顺序为AB-BC-CA-AB,三相六拍的通电顺序为A-AB-B-BC-C-CA-A【4】。
(2)步进电机的转向控制
如果给定工作方式正序换相通电,步进电机正转。
若步进电机励磁方式为三相六拍,即A-AB-B-BC-C-CA-A。
如果按反序通电换相,即A-AC-C-CB-B-BA-A,则电机就反转。
其它方式的情况类似。
(3)步进电机的速度控制
如果给步进电机发一个控制脉冲,它就转一步,再发一个脉冲,它会再转一步。
2个脉冲的间隔越短,步进电机就转得越快。
调整输送给步进电机的脉冲频率,就可以对步进电机进行调速。
图2.1.1三相步进电机工作原理图
2.2步进电机的起停控制
步进电机由于其电气特性,运转时会有步进感,即振动感。
为了使电机转动更平滑,减小振动,可在步进电机控制脉冲的上升沿和下降沿采用细分的梯形波,可以减小步进电机的步进角,提高电机运行的平稳性。
在步进电机停转时,为了防止因惯性而使电机轴产生顺滑,则需采用合适的锁定波形,产生锁定磁力矩,锁定步进电机的卷轴,使步进电机的转轴不能自由转动。
2.3步进电机的加减速控制
在步进电机控制系统中,通过实验发现,如果信号变化太快,步进电机由于惯性跟不上电信号的变化,这时就会产生丢步和堵转现象。
所以,步进电机在启动时,必须有加速过程,在停止时一定要有减速过程【5】。
理想的加速曲线一般为指数曲线,步进电机整个减速过程的频率变化规律是整个加速过程频率变化规律的逆过程。
选定的曲线比较符合步进电机加减速过程的运行规律,能充分利用步进电机的有效转矩,快速响应性好,缩短加减速的时间,并可防止失步和过冲现象。
在一个实际的控制系统中,要根据负载的情况来选择步进电机。
步进电机能响应而不失步的最高步进频率称为“启动频率”,与此类似,“停止频率”是指系统控制信号突然管段,步进电机不冲过目标位置的最高步进频率。
电机的启动频率、停止频率和输出转矩都要和负载的转动惯量相适应,有了这些数据,才能有效地对电机进行加减速控制。
加速过程由突跳频率加加速曲线组成(减速过程反之)。
突跳频率是指步进电机在静止状态时突然施加的脉冲启动频率f0。
步进电机的最高启动频率一般为0.1kHz到4kHz,而最高运行频率可以达到N×
102kHz。
以超过最高起动频率的频率直接起动,会产生堵转和丢步的现象。
较为理想的起动曲线应是按指数规律起动。
但实际应用时对起动段的处理可采用按直线拟合的方法,即阶梯加速法。
一般可按2种情况处理。
(1)已知突跳频率,则按突跳频率分段起动,分段数n=f/f0
(2)未知突跳频率,则按段拟合至给定的起动频率,每段频率的递增量
△f=f/8,即采用8段拟合。
在运行控制过程中,将起始的速度分为n分,作为阶梯频率,采用阶梯加速法将速度连续升到所需要的速度,然后锁定,按预置的曲线运行,如图2.3.1所示
图2.3.1步进电机运行过程中频率变化曲线
在一般的应用中,经过大量实践和反复验证,频率如按直线上升或下降,控制效果就可以满足常规的应用要求。
用单片机实现步进电机的加减速控制,实际上就是控制发脉冲的频率。
加速时,使脉冲频率增高,减速时则相反。
如果使用定时中断来控制电机的速度,加减速控制就不断改变定时器的初值【6】。
速度从v1-v2变化,如果是线性增加,则按给定的斜率加减速,如果是突变,则按阶梯加速法处理。
2.4步进电机的换向控制
步进电机换向时,一定要在电机减速停止或降到突跳频率范围以内再换向,以免产生较大的冲击而损坏电机。
换向信号一定要在前一个方向的最后一个脉冲结束后以及下一个方向的第1个脉冲之前发出【7】。
对于脉冲的设计主要要求有一定的脉冲宽度、脉冲序列的均匀度及高低电平方式。
在某一高速下的正、反向切换实质包含了减速→换向→加速3个过程。
3AT89C51简介
本控制系统采用ATMEL公司MCS-51系列单片机AT89C51作为微处理器。
AT89C51内部有4K的可编程EPROM、21个特殊功能寄存器、2个16位的定时计数器以及一个全双工串行口,对外有4个端端口、32跳I/O线,它们都具有位寻址功能,使用非常方便【8】。
单片机的可擦除只读存储器可以反复擦除100次。
该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。
由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器【9】。
89C51单片机是一种功能强大,灵活性高且价格合理的单片机,完全满足本系统设计需要,它的外形及引脚排列如图所示3.1所示:
图3.1AT89C51外形及引脚
3.1主要特性:
·
与MCS-51兼容
4K字节可编程闪烁存储器
寿命:
1000写/擦循环
数据保留时间:
10年
全静态工作:
0Hz-24Hz
三级程序存储器锁定
128×
8位内部RAM
32可编程I/O线
两个16位定时器/计数器
5个中断源
可编程串行通道
低功耗的闲置和掉电模式
片内振荡器和时钟电路【10】
3.2管脚说明:
VCC:
供电电压。
GND:
接地。
P0口:
P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。
当P1口的管脚第一次写1时,被定义为高阻输入。
P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。
在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。
P1口:
P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。
P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。
在FLASH编程和校验时,P1口作为第八位地址接收。
P2口:
P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。
并因此作为输入时,P2口的管脚被外部拉低,将输出电流。
这是由于内部上拉的缘故。
P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。
在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。
P2口在FLASH编程和校验时接收高八位地址信号和控制信号。
P3口:
P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。
当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。
作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。
P3口也可作为AT89C51的一些特殊功能口,如下列所示:
口管脚
备选功能
P3.0
RXD(串行输入口)
P3.1
TXD(串行输出口)
P3.2
/INT0(外部中断0)
P3.3
/INT1(外部中断1)
P3.4
T0(记时器0外部输入)
P3.5
T1(记时器1外部输入)
P3.6
/WR(外部数据存储器写选通)
P3.7
/RD(外部数据存储器读选通)
P3口同时为闪烁编程和编程校验接收一些控制信号。
RST:
复位输入。
当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。
ALE/PROG:
当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。
在FLASH编程期间,此引脚用于输入编程脉冲。
在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6【11】。
因此它可用作对外部输出的脉冲或用于定时目的。
然而要注意的是:
每当用作外部数据存储器时,将跳过一个ALE脉冲。
如想禁止ALE的输出可在SFR8EH地址上置0。
此时,ALE只有在执行MOVX,MOVC指令是ALE才起作用。
另外,该引脚被略微拉高。
如果微处理器在外部执行状态ALE禁止,置位无效。
/PSEN:
外部程序存储器的选通信号。
在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。
但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。
/EA/VPP:
当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。
注意加密方式1时,/EA将内部锁定为RESET;
当/EA端保持高电平时,此间内部程序存储器。
在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。
XTAL1:
反向振荡放大器的输入和内部时钟工作电路的输入。
XTAL2:
来自反向振荡器的输出【12】。
3.3振荡器特性:
XTAL1和XTAL2分别为反向放大器的输入和输出。
该反向放大器可以配置为片内振荡器。
石晶振荡和陶瓷振荡均可采用。
如采用外部时钟源驱动器件,XTAL2应不接。
有余输入至内部时钟信号需通过一个二分频触发器,因此对外部时钟信号的脉宽无任何要求,但必须保证脉冲的高低电平要求的宽度。
3.4芯片擦除:
整个PEROM阵列和三个锁定位的电擦除可通过正确的控制信号组合,并保持ALE管脚处于低电平10ms来完成。
在芯片擦操作中,代码阵列全被写“1”且在任何非空存储字节被重复编程以前,该操作必须被执行。
此外,AT89C51设有稳态逻辑,可以在低到零频率的条件下静态逻辑,支持两种软件可选的掉电模式。
在闲置模式下,CPU停止工作。
但RAM,定时器,计数器,串口和中断系统仍在工作【13】。
在掉电模式下,保存RAM的内容并且冻结振荡器,禁止