数字电子技术-考试复习选择填空题汇总.doc
《数字电子技术-考试复习选择填空题汇总.doc》由会员分享,可在线阅读,更多相关《数字电子技术-考试复习选择填空题汇总.doc(17页珍藏版)》请在冰豆网上搜索。
数字电子技术试卷
一、选择题:
A组:
1.如果采用偶校验方式,下列接收端收到的校验码中,(A)是不正确的
A、00100 B、10100 C、11011 D、11110
2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是( B )
A、逻辑函数的最简与或式 B、逻辑函数的最小项之和
C、逻辑函数的最简或与式 D、逻辑函数的最大项之和
3、在下列逻辑电路中,不是组合逻辑电路的是( D )
A、译码器 B、编码器 C、全加器 D、寄存器
4、下列触发器中没有约束条件的是( D )
A、基本RS触发器 B、主从RS触发器
C、同步RS触发器 D、边沿D触发器
5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.JK触发器
6、编码器(A )优先编码功能,因而( C )多个输入端同时为1。
A、有 B、无 C、允许 D、不允许
7、( D )触发器可以构成移位寄存器。
A、基本RS触发器 B、主从RS触发器
C、同步RS触发器 D、边沿D触发器
8、速度最快的A/D转换器是( A )电路
A、并行比较型 B、串行比较型
C、并-串行比较型 D、逐次比较型
9、某触发器的状态转换图如图所示,该触发器应是(C)
A.J-K触发器
B.R-S触发器
C.D触发器
D.T触发器
10.(电子专业作)对于VHDL以下几种说法错误的是(A)
AVHDL程序中是区分大小写的。
B一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成
CVHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚
D结构体是描述元件内部的结构和逻辑功能
B组:
1、微型计算机和数字电子设备中最常采用的数制是--------------------------------(A)
A.二进制B.八进制C.十进制D.十六进制
2、十进制数6在8421BCD码中表示为-------------------------------------------------(B)
A.0101B.0110C.0111D.1000
3、在图1所示电路中,使的电路是---------------------------------------------(A)
A.B.C.D.
4、接通电源电压就能输出矩形脉冲的电路是------------------------------------------(D)
A.单稳态触发器B.施密特触发器C.D触发器D.多谐振荡器
5、多谐振荡器有-------------------------------------------------------------------------------(C)
A.两个稳态B.一个稳态C.没有稳态D.不能确定
6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------(D)
A.与门B.与非门C.或非门D.异或门
7、下列电路中属于时序逻辑电路的是------------------------------------------------------(B)
A.编码器B.计数器C.译码器D.数据选择器
8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------(A)
A.延迟B.超前C.突变D.放大
9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的
时序电路--------------------------------------------------------------------------------(C)
A.RS触发器B.JK触发器C.D触发器D.T触发器
10、电路和波形如下图,正确输出的波形是-----------------------------------------------(A)
A.B.C.D.
C组:
1.十进制数25用8421BCD码表示为A。
A.11001B.00100101C.100101D.10001
2.当逻辑函数有n个变量时,共有D个变量取值组合?
A.nB.2nC.n2D.2n
3.在何种输入情况下,“与非”运算的结果是逻辑0。
D
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1
4.存储8位二进制信息要D个触发器。
A.2B.3C.4D.8
5.欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端A。
A.J=K=1B.J=0,K=1C.J=0,K=0D.J=1,K=0
6.多谐振荡器可产生B。
A.正弦波B.矩形脉冲C.三角波D.锯齿波
7.在下列逻辑电路中,不是组合逻辑电路的是A。
A.译码器B.编码器C.全加器D.寄存器
8.八路数据分配器,其地址输入端有B个。
A.2B.3C.4D.8
9.8位移位寄存器,串行输入时经D个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.8
10.一个无符号8位数字量输入的DAC,其分辨率为D位。
A.1B.3C.4D.8
D组:
1、下列四个数中,最大的数是( B )
A、(AF)16 B、(001010000010)8421BCD
C、(10100000)2 D、(198)10
2、下列关于异或运算的式子中,不正确的是( B )
A、AA=0 B、
C、A0=A D、A1=
3、下列门电路属于双极型的是( A )
A、OC门 B、PMOS
C、NMOS D、CMOS
4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为(A )
A、RS=X0 B、RS=0X
C、RS=X1 D、RS=1X
5、如图所示的电路,输出F的状态是( D)
A、A B、A
C、1 D、0
6、AB+A在四变量卡诺图中有(B)个小格是“1”。
A、13 B、12
C、6 D、5
7、二输入与非门当输入变化为(A)时,输出可能有竞争冒险。
A.01→10B.00→10C.10→11D.11→01
8、N个触发器可以构成能寄存(B)位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N
9、以下各电路中,(B)可以产生脉冲定时。
A.多谐振荡器B.单稳态触发器
C.施密特触发器D.石英晶体多谐振荡器
10、输入至少(B)位数字量的D/A转换器分辨率可达千分之一。
A.9B.10C.11D.12
二、判断题:
A组:
1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。
( √ )
2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。
( √ )
3、有冒险必然存在竞争,有竞争就一定引起冒险。
( × )
4、时序逻辑电路的特点是:
电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系( × )
5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。
( × )
B组:
1、时序电路无记忆功能,组合逻辑电路有记忆功能。
--------------------------------------(×)
2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。
(×)
3、基本的RS触发器是由二个与非门组成。
----------------------------------------------------(√)
4、A/D转换器是将数字量转换为模拟量。
-----------------------------------------------------(×)
5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。
----------------------------(√)
C组:
1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
(×)
2.三态门的三种状态分别为:
高电平、低电平、不高不低的电压。
(×)
3.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(×)
4.编码与译码是互逆的过程。
(√)
5.同步时序电路具有统一的时钟CP控制。
(√)
D组:
1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。
(×)
2、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(×)
3、用数据选择器可实现时序逻辑电路。
(×)
4、16位输入的二进制编码器,其输出端有4位。
(√)
5、时序电路不含有记忆功能的器件。
(×)
三、填空题:
A组:
1、数字电路按照是否有记忆功能通常可分为两类:
组合逻辑电路、时序逻辑电路。
2、三态门的三种状态是指___0____、___1___、____高阻___。
3、实现A/D转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。
4、将十进制转换为二进制数、八进制数、十六进制数:
(25.6875=( =(
5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。
6、半导体数码显示器的内部接法有两种形式:
共阳极接法和共阴极